找回密码
 注册
关于网站域名变更的通知
查看: 2861|回复: 10
打印 上一主题 下一主题

求教高手:对于打地孔有什么讲究吗

[复制链接]
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2008-6-19 18:45 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    孔的大小,数量,布局应该如何考量3 `% T& ?7 h7 W9 J7 U- [
    / M0 A; {6 K5 e- U: ]% g
    下面是我打的一个截图

    dianlu.jpg (225.52 KB, 下载次数: 12)

    dianlu.jpg

    该用户从未签到

    2#
    发表于 2008-6-19 19:38 | 只看该作者
    有听说过过孔间距为波长的1/20
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
     楼主| 发表于 2008-6-19 19:43 | 只看该作者
    如果板上晶振是20mhz   V9 e% h# a2 g1 S3 b5 g* T! i
    其他高速能到100mhz以上
    # I& W. _+ C/ S1 `  I* |1 M( `6 {$ V( N那么这些地孔的间距是不是按照最高频率的来算吗3 E4 Y4 E! S# }. S
    % d/ @8 {1 A7 D
    300000000000/100000000=3000
    7 T: Q3 i- }8 R7 n/ j6 C( o3000/20=150
    % n  p/ ~; Z& D, q??
    ! c& s% m: g" f4 C: l& L6 o' H不会这样吧

    该用户从未签到

    4#
    发表于 2008-6-20 09:22 | 只看该作者
    原帖由 mengzhuhao 于 2008-6-19 19:43 发表 8 O% _" E- ?) l& ~9 S7 @2 O
    如果板上晶振是20mhz
    : {2 j0 y9 M" B其他高速能到100mhz以上
    ( T, B0 W) A; I: r0 j, i& _) j那么这些地孔的间距是不是按照最高频率的来算吗
    $ k% s1 n9 `0 E8 G& U
    $ E* y0 C8 S, b" B6 c) A! u300000000000/100000000=3000& r) z7 f1 D* \% J! J( N) X
    3000/20=150
    . Z# ~7 Y8 l8 w??
    . Z6 d0 w6 A2 _: _不会这样吧
    & I3 t! ^7 l7 S' m* e9 Q" x! j
    2 u; Z' p( N# k/ N  E
    计算基本是这样的,不过这个1/20主要用在地过孔拿来作为屏蔽EM时用。如果从减小loop area的角度考虑,在不破坏参考平面完整性的基础上可以加尽可能多的接地via,但关于这个问题,众说不一。很难定量讨论。

    该用户从未签到

    5#
    发表于 2008-6-20 12:44 | 只看该作者

    这个问题太复杂了,你打地孔是电源,信号,测试?
    0 A+ Z4 @$ {. \: n* b6 R用途不同,方式也不同!

    该用户从未签到

    6#
    发表于 2008-6-20 13:15 | 只看该作者

    1/20 波长一般针对板对外接地的规则吧?!

    比如说螺丝孔位的考虑!) ^: n1 `# z7 B
    板上的地孔我们公司打的很多 基本上100mil就打一个, 除了连接地 还能散热呢!!
    . X7 L+ s' E" H5 s$ Q对那种guard traces 保护路径的地 多远打一个孔 好象能计算出来., 还请高手赐教!!

    该用户从未签到

    7#
    发表于 2008-6-20 14:42 | 只看该作者
    对于过孔和信号波长的关系只是在书上看到.实际运用中关注的比较少,还是请有实际经验的兄弟来发表下

    该用户从未签到

    8#
    发表于 2008-6-20 20:53 | 只看该作者
    关于这个问题 ,我也很感兴趣, 不过我知道不太多, 还请高手多讨论些!!
    " Z! j; _  f- Q0 Y% v刚刚在其它地方看到:
    , l  o" P& a  r  F; d7 {
    9 l% z, f! x+ x; @7 \我们知道,频率与波长的关系为f= C/λ。式中f 为频率,单位为Hz,λ为波长,单位为m,C 为光速,等于3×108 米/秒,对于22.894MHz 的信号,其波长λ为:3×108/22.894M=13 米。λ/20 为65cm。本PCB 的敷铜太长,超过了65cm,从而导致产生天线效应。目前,我们的PCB 中,普遍采用了上升沿小于1ns 的芯片。假设芯片的上升沿为1ns,其产生的电磁干扰的频率会高达fknee = 0.5/Tr =500MHz。对于500MHz 的信号,其波长为60cm,λ/20=3cm。也就是说,PCB 上3cm 长的布线,就可能形成“天线”。所以,在高频电路中,千万不要认为,把地线的某个地方接了地,这就是“地线”。一定要以小于λ/20 的间距,在布线上打过孔,与多层板的地平面“良好接地”。  u8 ?* w" W, M4 Z
    % _! S. S) k! Y. X
    我想问一下,VIA 的大小有什么讲究,吗?  是越多越好吗?- o* G! H8 ^+ y/ B4 V- f/ e% {
    " z3 L# L+ y, q5 X1 t& h' Q
    [ 本帖最后由 wan 于 2008-6-20 21:32 编辑 ]

    该用户从未签到

    9#
    发表于 2008-6-21 13:57 | 只看该作者
    我也是打些地孔,但不知道取多大合适,我都是随便打的!设计不是很正规,看来以后的设计中要注意了!
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    10#
     楼主| 发表于 2008-6-21 18:58 | 只看该作者
    原帖由 wan 于 2008-6-20 20:53 发表 ! \% j* w8 _8 j- L
    关于这个问题 ,我也很感兴趣, 不过我知道不太多, 还请高手多讨论些!!  R/ p, n% s# S! \- s7 `
    刚刚在其它地方看到:
    " G9 U2 j( [3 n8 l$ ^) o+ h* j. Z+ I+ g% {: A3 t) v
    我们知道,频率与波长的关系为f= C/λ。式中f 为频率,单位为Hz,λ为波长,单位为m,C 为光速,等于3×108 米/秒,对 ...
    希望高手能更多的解释一下 " F  G/ J  z6 U; T/ B9 M
    我现在也是沿着走线两侧多打一些via
    * V$ B% I; s4 o+ H3 D  J让上下的地保持联通

    该用户从未签到

    11#
    发表于 2009-10-19 16:35 | 只看该作者
    我也不知道怎么打 只是觉得合适就可以了 并且尽量注意不把地层和电源层分的太厉害
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 22:26 , Processed in 0.171875 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表