|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
【分析】语句rREG_CLK_SRC0 = 0x10001111;中的0x10001111的来源
3 I$ t3 M+ X: S7 f
- \8 s5 e9 d) O9 X/ k- N$ o# d; a; E) H* {( w. W& ^
- // 时钟控制器基地址
- #define ELFIN_CLOCK_POWER_BASE 0xE0100000
- // 时钟相关的寄存器相对时钟控制器基地址的偏移值
- #define CLK_SRC0_OFFSET 0x200
- #define REG_CLK_SRC0 (ELFIN_CLOCK_POWER_BASE + CLK_SRC0_OFFSET)
- #define rREG_CLK_SRC0 (*(volatile unsigned int *)REG_CLK_SRC0)
- // 5 设置各种时钟开关,使用PLL
- rREG_CLK_SRC0 = 0x10001111;
& F, V+ z, U7 q* w / c) C1 P) u! o& s) A7 e; p, [2 i
& Q8 Z0 g" W) l# ]7 V; U- }/ d
/ n: v* s$ o+ O: g9 ]4 F! B1 }+ o
【方法】结合寄存器、时钟框图、代码三者综合分析S5PV210的时钟系统
: J1 i3 Q) l) f; E+ p2 @0 R' X, n9 x: q
- ^" l0 C' n3 E2 [8 S8 U
1 S% n( n( b, _, r6 O
, |4 }. m" W J3 k1 E5 P
6 @8 z, c4 m! \8 k$ o- ~6 W+ U( C/ K( v$ T) M5 u+ `
5 o. D1 q* g% G3 `* I; q
1 _- a, q& H1 u# u% Q9 W
' u% s8 `7 Y7 q |
|