|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
平常接触的案子,HDMI的差分线对都是直接走Top层的,只要有按HDMI的基本PCB layout要求去做。基本上RE测试都是没有问题的。, i1 [! B2 k3 f* P
; {3 o* S) Y/ v5 [' V, l但现在有一个新案子RE测试Fail,742.5MHz over 6dB。加了各种choke换了各种线,常规的方法都用了,最后也只是降了5dB. 我有看了PCB的layout,基本都没什么问题,HDMI的眼图也漂亮,除了HDMI的差分线对走线由于空间限制,是从Top层到第三层,再从第三层回到Top层。. J8 T1 g$ U4 B; ~
; Y t! E3 | i" E3 J/ c* P请教各路大神:
4 {8 e0 M* @" i6 I& F/ y2 N# E
0 \$ V. W" K+ i6 m, l- J1.HDMI的差分线对走过孔对RE影响很大吗?若影响大,可是DDR,Sata, wifi PCIE这类高速差分信号线平常都是走两次过孔的,没见RE有什么问题……0 u' {' ]+ S! ~4 j; t* t
" X0 n5 l9 Y- }- ?2. 有哪位接触过的案件:HDMI的差分线对是有换层,RE测试,HDMI有under 5dB的?- A3 e8 v# `; D' t D& F3 A9 ^
. z, p9 s$ |" p! e* }- [% z' S. t6 f4 u; p, x
非常感谢! |
|