找回密码
 注册
关于网站域名变更的通知
查看: 1489|回复: 1
打印 上一主题 下一主题

附图是一个用示波器抓的一个液晶驱动的时钟信号与CE信号

[复制链接]
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2009-3-18 11:20 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    附图是一个用示波器抓的一个液晶驱动的时钟信号与CE信号! l% o# o& p. W, j$ T  h  g
    前8位是引导码41H,在最后一位引导结束后CE成高电平) h6 V" @6 O$ x5 J2 S) H1 a
    此时clk会保持一段时间高电平
    5 S, Z! U, e; z( Z. J后续就是数据+控制码了 一共156+4=160个8 F$ u  M  Y2 H
    有些不清楚的地方就是# I2 M& x! M- @4 ]" P& I$ A
    在数据传输过程中为何是3个短脉冲+1个长脉冲?这是基于啥考虑?

    print_00.JPG (136.66 KB, 下载次数: 6)

    print_00.JPG

    该用户从未签到

    2#
    发表于 2009-3-18 22:42 | 只看该作者
    我是外行人,说说自己的看法4 q7 I" k8 Y$ M3 w
    下面是我看到的CLK信号( [, N( d3 M( `) W% g) l2 W
    0101 0101   0101 0101   1101 0101   1101 0101 1101 0101 1101 0101
    # ^! c  B7 ~# G8 ^. m. ^- t- l即3333 B3B3 B3B3 B3B3 B3B3
    8 f+ C. y/ A1 }4 p没有看到楼主所说的引导码41H; u  y' L6 C$ I+ B" G

    . }2 u9 ~  P) q; o我的分析是之前总线处于休眠节能状态
    . g  |' L$ T, u4 q7 T; G最初的3333是为了唤醒芯片并同步,这16位信号结束后CE(Chip Enable)变为高电平,芯片使能! y( o9 p& ?' d! P- L0 D! C- R* z5 P. }
    之后CLK每次以连续的2位高电平作为起始位,高低电平交替作为时钟信号!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 13:17 , Processed in 0.140625 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表