找回密码
 注册
关于网站域名变更的通知
查看: 72004|回复: 329
打印 上一主题 下一主题

★★★ 大家一起评审PCB ★★★

    [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-6-8 14:38 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 jimmy 于 2016-8-19 23:01 编辑
- e3 z, ?) V& }2 A/ A% h+ ?# c) `8 p
近段时间,发现很多“童鞋”都将自己的设计作品或电脑里面珍藏的作品,4 j, ~. `" k) m0 y- s

( z! I0 H5 v2 W以及国外流传回来所谓的“牛人的作品”放在论坛上,然后请各路好汉发表意见和检查。
+ f+ H$ U4 o; j! V: L1 q* T' n3 `3 Q( t2 i5 Z
为了方便大家交流,特开此贴。! X; w" M# I* I+ u
  p% {! J0 o4 f! p% T7 V7 k
如果您对自己的作品精益求精,希望别人拍砖块;
+ `; T; P- o( A" d
) z6 F" B- r) t# [或者您对自己的作品没有信心,希望别人吐唾沫;(古代丐帮传说,别人吐得越多就代表越爱你)
+ z, I7 d& D  V7 D5 b5 \8 o3 C  q# |, x. @' f% O' ?/ N$ C
就将您的作品发上来吧。
, v! n0 U- s: N4 i  q; R: C( F# _& C2 \' n3 H$ e$ ^1 o% [) q
& j/ E8 b6 [* o3 u, d
注意事项:6 F/ s# F7 c6 g3 ?% K: T& p5 C; W

6 x. z  Z# C. K. m(1)PCB格式必须是pads格式(最高接受pads9.5.1版本)。
4 W. c" q2 \+ K6 I0 U! V(2)附件文件必须是已经100%布通率和没有短路的,没有最终完成的PCB文件不予检查。9 u5 a4 E# y" X4 ?
(3)需提供:原理图+PCB 。可以设置密码,然后将作品发到我的个人邮箱:26005192@qq.com(个人评审后将进行删除)
& E0 s# A9 [6 ]9 n  L: q" Q(4)此活动纯属公益性质,由于个人时间有限,不能保证及时回复。
9 o# g$ l2 i0 e* O9 l(5)检查结果仅供参考,不涉及追责。" f3 o" ]' n) ]# m  z2 ]
(6)本贴只评审PCB,不回复任何软件操作/设计类的问题。(7)每个ID每个季度只限评审一款PCB$ m3 f- f9 e* a+ N# c- h
6 D, }" [9 f8 n0 h7 z& m/ v6 Y
软件操作/设计类的问题可到这里交流:https://www.eda365.com/thread-70863-1-1.html
( G+ F+ @9 L* l( i
: ?* O. b# j# e8 ~. e9 k

该用户从未签到

推荐
发表于 2012-6-17 08:27 | 只看该作者
本帖最后由 warmly 于 2012-6-18 09:30 编辑
# w8 J* h! x) s5 ~) }. c* G/ |, q) r. c* u- b$ Y. O5 b" J0 h
我是版主jimmy的徒弟,这是我对你的"新建文件夹"中1.pcb板子的评审!
4 t2 t* V% ]0 K
  p: {+ u/ Y' ?8 w7 f8 B; S1 ]( {; t! m7 Y

2.png (245.18 KB, 下载次数: 138)

2.png

3.png (392.02 KB, 下载次数: 38)

3.png

4.png (425.91 KB, 下载次数: 43)

4.png

5.png (353.08 KB, 下载次数: 40)

5.png

6.png (268.35 KB, 下载次数: 31)

6.png

7.png (244.95 KB, 下载次数: 37)

7.png

8.png (290.87 KB, 下载次数: 39)

8.png

9.png (307.83 KB, 下载次数: 27)

9.png

10.png (317.13 KB, 下载次数: 43)

10.png

12.png (291.08 KB, 下载次数: 33)

12.png

13.png (214.86 KB, 下载次数: 30)

13.png

14.png (244 KB, 下载次数: 31)

14.png

15.png (309.99 KB, 下载次数: 43)

15.png

16.png (197.71 KB, 下载次数: 38)

16.png

17.png (149.25 KB, 下载次数: 35)

17.png

18.png (173.2 KB, 下载次数: 39)

18.png

19.png (230.55 KB, 下载次数: 36)

19.png

点评

支持!: 0.0
请教一下,引线没有从焊盘中心引出会有什么问题吗?  发表于 2013-7-26 02:00
评论太精彩!受益匪浅!!  发表于 2012-12-8 09:08
支持!: 0
  发表于 2012-9-17 15:47
麻烦说下那个碎铜要怎么处理呢  发表于 2012-9-12 11:43

评分

参与人数 1贡献 +10 收起 理由
jimmy + 10 赞一个!

查看全部评分

该用户从未签到

推荐
发表于 2014-2-18 15:10 | 只看该作者
20140218.rar (158.15 KB, 下载次数: 344) ,pads9.3画的

该用户从未签到

推荐
发表于 2014-1-17 11:07 | 只看该作者
本帖最后由 Larry_11844 于 2014-1-17 11:08 编辑
: N* ~, U3 C# g: T* W2 A
amwjlje 发表于 2013-12-23 21:35
# p" n( }) c7 M  m1 f文件之后上传了    大家来看看     找些错误吧
/ Q) M4 O1 @. ?; l

3 K. ]9 W9 U1 e4 |看了下,整体画的还算可以,下面是我个人的意见,有些问题,我只截了一个地方,其它地方还有很多

QQ截图20140117105338.png (51.06 KB, 下载次数: 17)

SDRAM旋转180度,地址线不能比数据线短

SDRAM旋转180度,地址线不能比数据线短

1.png (7.72 KB, 下载次数: 15)

电容的地管脚尽量能就近打孔

电容的地管脚尽量能就近打孔

2.png (21.93 KB, 下载次数: 14)

晶体线旋转一下,走类差分

晶体线旋转一下,走类差分

3.png (8.4 KB, 下载次数: 15)

最好不要这样连接,对焊接不好,最好两边对称

最好不要这样连接,对焊接不好,最好两边对称

评分

参与人数 1贡献 +30 收起 理由
jimmy + 30 很给力!

查看全部评分

该用户从未签到

推荐
发表于 2013-11-4 13:41 | 只看该作者

评审pcb

本帖最后由 klend 于 2013-11-6 16:10 编辑
4 h, G% r' T$ r1 x) G4 h8 _7 A' H1 r
( Y( {$ J% J+ ]1 _, o# v" |/ d请哪个有空的帮忙评审下这个pcb好吗?
- `3 @8 R" E* d. g5 D+ D8 D1 S4 |; G1 `
没有答复哦???

schpcb.rar

728.47 KB, 下载次数: 299, 下载积分: 威望 -5

点评

怎么原理图不是用pads画的,设计的时候没有同步吗?  详情 回复 发表于 2016-3-10 11:33

该用户从未签到

推荐
发表于 2013-10-30 14:05 | 只看该作者
本人新手,以前一直画2层板。现在想学习下468层的。6 A$ I: ]6 ]$ L5 ~& N  M7 p
找了个简单的排线来画四层板。因空间有限,三层有走线。0 X& N& L0 Y- ~0 x1 q1 h
求各位指点下。1 U! ~( q9 d, |/ j3 H5 e2 D) A
另外:请教下power怎么区分 (5、3.3、1.8) ;GND如何保持完整性?(AGND DGND  GND怎么分区)

1030.rar

387.39 KB, 下载次数: 261, 下载积分: 威望 -5

简单四层板

点评

这个是什么板啊。是电脑内存么?  详情 回复 发表于 2016-3-31 18:03

该用户从未签到

推荐
发表于 2012-8-22 15:19 | 只看该作者
本帖最后由 jimmy 于 2012-8-22 16:39 编辑
  F3 d- d- T" o$ b
jimmy 发表于 2012-8-22 11:54

/ ~4 F  |% x$ n% V7 ~4 F" Q! D
# ^' f9 J& X9 C非常感谢jimmy大师这么快就回复我了{:soso_e113:} ,看了你的评审我有几个问题想问6 Y. J& ~  Z1 M. Y8 X; `
1、您的第一个和第二个回复是不是有点茅盾?我是应该把REF模块放在中间还是靠近源端呢?- P2 ?8 ]. y: H* X$ y' T  z
2、3W原则我也想满足但有时空间实在有限就只能妥协了。
3 Q% N' ?% U7 y4 x3、你说的差分对走线没有按规则走线这里我知道,这是为了达到等长的要求才这样处理的,如果两条线完全等距就没法满足等长要求了。
) }$ X9 L* ~. Q- f* P4、另外我最想问的就是关于数据线、地址线、时钟线的等长关系,数据线是组内等长他和时钟线地址线没有等长关系吧?而地址线是走T型拓扑从结点到两颗内存的距离也是等长的,是这样吧?剩下就是时钟线了,我现在就是不确定他要和数据线等长还是地址线等长,还请jimmy帮我解惑。
' z; r  S3 N6 @7 l) {. e2 m5、至于平面层被过孔分割太厉害也挺头痛的,地方就这么大又少不了要打这么多孔,真不知如何是好呀,不过还好没有割断的地方应该问题不大吧?: r% t# K/ n" m& [( f) Y
以上疑问还请jimmy大师在有空的时候回复一下。谢谢!
0 o5 n! ~- z% |! @% @5 n+ ~0 H. t, H+ q" O6 T/ Y( A
6 m( G2 O8 q: G( u3 t) u4 w
jimmy回复:& t* e8 l$ W% C+ S
0 D9 h4 h3 x* N  K4 @* X- {; K3 s9 W
1,ref电源模块放在两片DDR的中间,供电不会一头近,一头远。/ C! n! T! T0 z- d  M! I

! J6 Y' M2 b3 q1 u8 h: j3 [% W2,3W必须满足; X- ?) O6 R1 J% x) q( _5 ]9 b

5 R  o- I- h; I) |) o# N4 H  x3 o$ s3,差分对必须满足差分走线规则
- Z: G3 g/ k7 a2 I5 W
" a2 h& D/ O8 c2 _. r/ X% Q5 E4,数据线自己等长。地址,控制和时钟等长,都走T形。数据与时钟线不用等长,长度不要超过1000mil就行。
$ w( Z" G4 A0 o# L' u0 w$ e
9 B6 p8 L; k1 G) o( @5,参考平面必须要完整,并且DDR2的线不能跨电源分割。跨分割会引起信号完整性问题。) A1 k8 s. ^, R  d; v" p; _6 E
; o' ?# z2 P& b2 B2 h: E* O
打孔的时候注意孔与孔之间的间距。

点评

jimmy大师有个疑问,如果时钟和地址等长的话,那时钟线就得绕很长(因为地址线一般都比较长),时钟线一般有规定其最大长度!  详情 回复 发表于 2017-5-19 18:38

该用户从未签到

推荐
发表于 2012-7-28 16:39 | 只看该作者
lwf19861111 发表于 2012-7-26 14:29 3 |& F2 T) `7 H5 r- \
对于9根同层我想问一下是什么意思,因为我处理器是放top的,ddr是放bottom的,那走线必定会穿过层,能帮我 ...

) P, j5 F+ G6 Z2 ]0 m9 ]7 H! q! Q6 i9根同层是指你所谓的9根信号要走在同一层,不管你IC是放哪一层的,如果走BOT9根就全部走BOT,即使是穿过层,也要同组的一起穿,也就是9根一起穿4 G" _/ z5 i3 K0 P& f/ E2 u

* G  m4 B9 Z# J( @) a另外3W原则是只信号线的线与线的间距要达到3倍的线宽,从线的中心与中心,线边缘与边缘是2W

点评

3W原则对应密度高的板子根本没法考虑  详情 回复 发表于 2016-3-28 10:38
正解,帮我的大号谢谢你  发表于 2012-10-24 17:53

该用户从未签到

2#
发表于 2012-6-8 15:28 | 只看该作者
支持老大!

该用户从未签到

3#
发表于 2012-6-8 15:37 | 只看该作者
老大:8 |- w) R9 A; P$ M4 ~3 v, Z
       请问这个文件如果我想把DDR3和主芯片部分的线路复制到另外一块PCB板中应该怎样操作?听说DDR和主芯片部分的线路是可以拷的。但不知道怎样弄的。烦请指点。谢谢!附件中有原理图和PCB。

新建文件夹.rar

956.17 KB, 下载次数: 66, 下载积分: 威望 -5

点评

软件问题请不要在这里跟贴。这里只检查PCB设计。  发表于 2012-6-13 08:39

该用户从未签到

4#
发表于 2012-6-8 16:22 | 只看该作者
与你同行 发表于 2012-6-8 15:37 2 i9 |' `: M/ P" Y
老大:
5 [' Z6 R( p( t' r& u, K' `4 |0 K8 c! C       请问这个文件如果我想把DDR3和主芯片部分的线路复制到另外一块PCB板中应该怎样操作?听说DD ...

, [9 Y! _9 D1 }* A保证该部分电路位号,网络一样的情况下,用reuse功能可以实现你的目的!

该用户从未签到

5#
发表于 2012-6-8 16:28 | 只看该作者
dzwinner 发表于 2012-6-8 16:22
% Y4 k3 L" K( w7 H; o7 L* h保证该部分电路位号,网络一样的情况下,用reuse功能可以实现你的目的!
0 N- r' S" P) u; S7 ~
你的DDR我看了,地址线都没有等长,没问题吗?

该用户从未签到

6#
发表于 2012-6-8 17:27 | 只看该作者
给力,快快把你们DDR2 DDR3的板子拿出来晒晒呀,还没见过咧!

该用户从未签到

7#
发表于 2012-6-8 22:21 | 只看该作者
期待期待

该用户从未签到

8#
发表于 2012-6-8 22:28 | 只看该作者
那位同志,将与CPU、DDR相关的所有东西选中(不管是元件、线路、还是过孔只要相关就选上),然后reuse,reuse后,打开一个新的PCB(假设为PCB1),设置层后将reuse导入到这个新的PCB中,然后将你的原理图(原理图的位号和网络与reuse的一致)网络表导入到一个新PCB中(假设为PCB2),将PCB1和PCB2做比较,生成ECO文件,然后将ECO文件导进PCB2中。大功告成!!!!!!!!!

该用户从未签到

9#
发表于 2012-6-10 23:03 | 只看该作者
关注jimmy 很久了,这下又出手了,支持

该用户从未签到

10#
发表于 2012-6-11 11:29 | 只看该作者
又是一个重磅炮弹,膜拜中.

该用户从未签到

11#
发表于 2012-6-11 14:23 | 只看该作者
感谢各位前辈的指导,我试下。有问题再向各位请教。

该用户从未签到

12#
发表于 2012-6-12 10:17 | 只看该作者
支持
  • TA的每日心情
    开心
    2019-11-15 15:58
  • 签到天数: 1 天

    [LV.1]初来乍到

    13#
    发表于 2012-6-12 12:49 | 只看该作者
    不错,支持!

    该用户从未签到

    14#
    发表于 2012-6-12 20:40 | 只看该作者
    那位大侠是怎么一下子就看出地址线没做等长的啊

    该用户从未签到

    15#
    发表于 2012-6-13 15:18 | 只看该作者
    为jimmy顶上
    % b9 s, y; g* T5 @
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-26 14:08 , Processed in 0.203125 second(s), 29 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表