找回密码
 注册
关于网站域名变更的通知
查看: 1939|回复: 22
打印 上一主题 下一主题

以太网接口问题求助

[复制链接]
  • TA的每日心情
    慵懒
    2020-8-10 15:36
  • 签到天数: 36 天

    [LV.5]常住居民I

    跳转到指定楼层
    1#
    发表于 2015-9-23 15:55 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    问题描述如下:
    : e( ?# J" L# i8 E" ?项目是分两个部分,一个核心板,一个接口板。问题就是我那个网口芯片(AR8031)在那块板上合适,分别会有什么问题,网络后期会用到千兆,所以对这个比较在意。7 y+ K" i4 X# h/ v
    1、ar8031 在核心板上,然后引出的4组差分线通过FPC接插件接到 接口板 上,然后在接到 网口变压器上;( u7 K( k2 I+ q* Y3 M' J
    2、核心板直接引出 网络接口线  通过FPC接插件到 接口板上,然后到AR8031,之后到接口板的网络变压器上。
      E8 h* C! b6 b' F: W( o2 m. _9 ^) y5 L7 |3 l7 z5 g
    这两个方案有什么大的问题没有,另外哪种比较合理,希望大伙讨论下,最好说明理由
    2 w. t7 p+ r5 W  I$ T
  • TA的每日心情
    慵懒
    2020-8-10 15:36
  • 签到天数: 36 天

    [LV.5]常住居民I

    推荐
     楼主| 发表于 2015-9-23 17:27 | 只看该作者
    fallen 发表于 2015-9-23 17:16
    & z0 F- ^5 ^' F: E模块独立,而且你的RMII或者MII或者其他的总线等可以走的比较长一点。% ~- o7 K, l( h/ T9 Y) Y5 [
    你要把网络的弄的太长了或者转接 ...
    ; F- B0 [# l5 O# n
    这样的话我RMIL走线大概会在600mil左右,也就是15个mm,然后FPC接插件线长会在10mm,这样下来总的长度可能会到30mm,这样的长度对RMIL来说影响不会太大么   而且这些线发送和接收组内最好是等长吧    他这个频率最大125M  那么这个传输线必然会对其他信号有干扰吧   所以这个传输线我最好得加个屏蔽什么的 * G/ Q" y$ Y- Q3 U8 Q- ?

    % U" R7 }7 [  `, N0 n( r  H+ H

    点评

    RMII,百兆,CLK应该是在50MHZ 如果你确定是30mm,那么就不用管,真的很短。按照一般原则,包地就行。  详情 回复 发表于 2015-9-23 17:35
  • TA的每日心情
    慵懒
    2020-8-10 15:36
  • 签到天数: 36 天

    [LV.5]常住居民I

    推荐
     楼主| 发表于 2015-9-25 08:55 | 只看该作者
    zlpkcnm 发表于 2015-9-24 16:127 o" V! H; @) [' a$ |
    第二种~~~~第一种你会知道什么叫住丢包严重,你会知道很失败~~~而且第一种很可能对EMC影响大
    1 s5 [% l, A, T# j6 W
    按照我的理解  第一种差分线对EMC影响应该最小  而且应该会好控制* D% b, ^5 n: S& X6 {+ C
    第二种上边都是高速的收发线   引线必然会当天线使 而且结构上这些个接线是从DDR上方过去的   
    : a  Q" }5 U) w  a( q8 U当然可能我的理解有误    n* L* g6 h5 X+ U: _# l1 G: P
    一开始使用第一种主要就是想差分对的EMC好控制   没想和网口变压器距离远近到底什么情况这个问题2 G5 K1 |! V  J- x9 y$ f

    ' c  U6 r# [( G+ J

    点评

    差分高速信号走内层,EMC很好控制;如果走表层好像有问题 我个人认为差分线平面,差分线外的磁场比较弱,因为两条线电平相反,但是两条线之间的磁场是增强了的。所以我认为差分线之间垂直于PCB板的磁场很强,  详情 回复 发表于 2015-9-25 09:34

    该用户从未签到

    推荐
    发表于 2015-9-25 09:34 | 只看该作者
    liuxiang5119 发表于 2015-9-25 08:55; e( M8 D4 W/ S/ M; c, E! m
    按照我的理解  第一种差分线对EMC影响应该最小  而且应该会好控制
    . H9 e3 J2 O& ~2 R第二种上边都是高速的收发线   引线必 ...

    : K1 y: Y  D6 c: j* O" s差分高速信号走内层,EMC很好控制;如果走表层好像有问题
    , m3 J3 Z+ ~0 }- V' l8 f. R
    / T9 ?9 P+ o' Y
    9 ^( F$ E/ x5 C" I2 D; H- r, C& i' d1 a3 l9 t5 ]6 R" t
    我个人认为差分线平面,差分线外的磁场比较弱,因为两条线电平相反,但是两条线之间的磁场是增强了的。所以我认为差分线之间垂直于PCB板的磁场很强,两条线产生的叠加了。那么差分线过度(太长)放在PCB表层会引起EMC问题。这是我个人理解。
    ; O/ M+ v) k+ P

    点评

    理解这个现象 但是实际应用是差分线在PCB上走线大概在5cm左右,然后经过接插件到接口板上,而且接插件上的接线是可以做屏蔽处理的,总比十几根高速线引出去好吧(个人感觉), 但是现在好多事说第2种好点,这样网  详情 回复 发表于 2015-9-25 13:31

    该用户从未签到

    2#
    发表于 2015-9-23 16:07 | 只看该作者
    显然是2,没啥好说的。

    点评

    额 好直接 不过可以给稍微解释下么 现在是用的第一种方案,我想给改第二种,涉及到结构什么的变动,所以必须要有一个确定的解释,解释这样的好处以及原先方案的问题。  详情 回复 发表于 2015-9-23 16:37

    该用户从未签到

    3#
    发表于 2015-9-23 16:16 | 只看该作者
    版主已经说了是2,这就是2啦;至于理由的话,很显然PHY尽量离CONN近一点比较好
  • TA的每日心情
    慵懒
    2020-8-10 15:36
  • 签到天数: 36 天

    [LV.5]常住居民I

    4#
     楼主| 发表于 2015-9-23 16:37 | 只看该作者
    fallen 发表于 2015-9-23 16:07
    . Q0 J2 B# W! F1 `显然是2,没啥好说的。

    9 x3 r% t( O) z3 F# Q2 M额   好直接    不过可以给稍微解释下么     
    " S. {. E4 G7 b: p; a1 V& ?! O现在是用的第一种方案,我想给改第二种,涉及到结构什么的变动,所以必须要有一个确定的解释,解释这样的好处以及原先方案的问题。
    # x. L  ^- U9 F  E0 \" g3 S' d) h4 {3 u

    点评

    模块独立,而且你的RMII或者MII或者其他的总线等可以走的比较长一点。 你要把网络的弄的太长了或者转接几次是不好的选择。  详情 回复 发表于 2015-9-23 17:16
    因为现在公司自己测试只有百兆的网络,所以测试不会有什么问题,关键后期实际现场用是千兆,担心会有其他问题出现  详情 回复 发表于 2015-9-23 16:38
  • TA的每日心情
    慵懒
    2020-8-10 15:36
  • 签到天数: 36 天

    [LV.5]常住居民I

    5#
     楼主| 发表于 2015-9-23 16:38 | 只看该作者
    liuxiang5119 发表于 2015-9-23 16:37% x/ X0 G" h3 m5 K0 |
    额   好直接    不过可以给稍微解释下么     
    - S/ e+ {" V$ O0 i6 P现在是用的第一种方案,我想给改第二种,涉及到结构什么的 ...
    : k( U& p0 [. n  c/ s0 V. ]; r
    因为现在公司自己测试只有百兆的网络,所以测试不会有什么问题,关键后期实际现场用是千兆,担心会有其他问题出现
    0 P& Y+ t- q/ \6 l" {

    该用户从未签到

    6#
    发表于 2015-9-23 17:16 | 只看该作者
    liuxiang5119 发表于 2015-9-23 16:37
    " D. X" ]$ Q9 \. E额   好直接    不过可以给稍微解释下么     
    8 f, d5 i' ]/ H现在是用的第一种方案,我想给改第二种,涉及到结构什么的 ...
    # E: E/ h) O/ P& u9 \' Y( Q9 x! U
    模块独立,而且你的RMII或者MII或者其他的总线等可以走的比较长一点。
    1 R* ?/ B2 l9 J你要把网络的弄的太长了或者转接几次是不好的选择。' Q* h, P- k% R

    点评

    这样的话我RMIL走线大概会在600mil左右,也就是15个mm,然后FPC接插件线长会在10mm,这样下来总的长度可能会到30mm,这样的长度对RMIL来说影响不会太大么 而且这些线发送和接受组内最好是等长吧 他这个频率最大  详情 回复 发表于 2015-9-23 17:27

    该用户从未签到

    8#
    发表于 2015-9-23 17:35 | 只看该作者
    liuxiang5119 发表于 2015-9-23 17:27$ G+ r0 Z$ }6 q5 J9 i
    这样的话我RMIL走线大概会在600mil左右,也就是15个mm,然后FPC接插件线长会在10mm,这样下来总的长度可 ...
    1 E3 n( \% Y' I
    RMII,百兆,CLK应该是在50MHZ
    5 F5 X9 z$ A; w6 F$ {9 _如果你确定是30mm,那么就不用管,真的很短。按照一般原则,包地就行。- Q. r* E. c6 y: A9 Q

    点评

    这个芯片是千兆的,做这些主要就是为了千兆那个考虑,所以CLK是125M  详情 回复 发表于 2015-9-23 17:38
  • TA的每日心情
    慵懒
    2020-8-10 15:36
  • 签到天数: 36 天

    [LV.5]常住居民I

    9#
     楼主| 发表于 2015-9-23 17:38 | 只看该作者
    fallen 发表于 2015-9-23 17:355 n" ^3 T6 Q8 [7 K4 v7 T
    RMII,百兆,CLK应该是在50MHZ1 S3 Y4 r, S1 z% l( O- k# C
    如果你确定是30mm,那么就不用管,真的很短。按照一般原则,包地就行。

    6 a% G! R* P9 R  d. @" w这个芯片是千兆的,做这些主要就是为了千兆那个考虑,所以CLK是125M  
    ) r1 h1 R  o# \& Y, I5 j* o4 N3 v! s; p1 j- O

    点评

    原因版主说了。 信号方面,实际弄过RGMII,SSSMII,MII走个30cm刚刚的,QSGMII都有30cm左右,这些虽然不一样,但以此类推,只要线长误差不太大,你那随便整了,不过还是可以整个组内等长,和其他信号拉开到5W间距足矣  详情 回复 发表于 2015-9-23 22:49
    没事,放心大胆的弄。SDRAM的CLK 166M的都是随便画,当然这跟芯片的时序也有关系。你只要按照一般原则处理好了,是没有问题的。  详情 回复 发表于 2015-9-23 17:58

    该用户从未签到

    10#
    发表于 2015-9-23 17:58 | 只看该作者
    liuxiang5119 发表于 2015-9-23 17:38
    / g% ?/ D' d8 f5 V0 J, r3 x这个芯片是千兆的,做这些主要就是为了千兆那个考虑,所以CLK是125M

    , O6 I. b% O* q9 @& G没事,放心大胆的弄。SDRAM的CLK   166M的都是随便画,当然这跟芯片的时序也有关系。你只要按照一般原则处理好了,是没有问题的。
    ) U) T- c' Y# F0 j
  • TA的每日心情
    无聊
    2019-11-20 15:37
  • 签到天数: 1 天

    [LV.1]初来乍到

    11#
    发表于 2015-9-23 19:41 | 只看该作者
    有条件的话,可以做下网口一致性测试,看看。

    该用户从未签到

    12#
    发表于 2015-9-23 22:49 | 只看该作者
    liuxiang5119 发表于 2015-9-23 17:38
    6 t' L/ m  N) M) F- z$ y这个芯片是千兆的,做这些主要就是为了千兆那个考虑,所以CLK是125M

    7 J8 k7 M1 ~( x原因版主说了。
    / ~" \& G& T) W* }4 Z信号方面,实际弄过RGMII,SSSMII,MII走个30cm刚刚的,QSGMII都有30cm左右,这些虽然不一样,但以此类推,只要线长误差不太大,你那随便整了,不过还是可以整个组内等长,和其他信号拉开到5W间距足矣,多层板子就走到内层去,稍微注意下,相出问题都难。2 x$ y% _* u9 H# F

    该用户从未签到

    13#
    发表于 2015-9-24 08:17 | 只看该作者
    学习的漂过

    该用户从未签到

    14#
    发表于 2015-9-24 16:12 | 只看该作者
    第二种~~~~第一种你会知道什么叫住丢包严重,你会知道很失败~~~而且第一种很可能对EMC影响大: i; b+ X" J% ?1 [" m" ]) q: B# Q! s

    点评

    按照我的理解 第一种差分线对EMC影响应该最小 而且应该会好控制 第二种上边都是高速的收发线 引线必然会当天线使 而且结构上这些个接线是从DDR上方过去的 当然可能我的理解有误 一开始使用第一种主要就  详情 回复 发表于 2015-9-25 08:55
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2026-4-19 00:29 , Processed in 0.125000 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表