找回密码
 注册
关于网站域名变更的通知
查看: 597|回复: 2
打印 上一主题 下一主题

ARM异常中断的原因及处理措施

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-7-26 10:29 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
       当ARM异常中断发生时,系统执行完当前指令后,将跳转到相应的异常中断处理程序处执行。当异常中断处理程序执行完成后,程序返回到发生中断指令的下条指令处执 行。在进入异常中断处理程序时,要保存被中断程序的执行现场,从异常中断处理程序退出时,要恢复被中断程序的执行现场。& p( _( @9 S0 o7 b9 R* x( z
: E1 N  x# w6 O. W1、引起异常的原因 对于ARM核,可以且只能识别7种处理器异常,每种异常都对应一种ARM处理器模式,当发生异常时,ARM处理器就切换到相应的异常模式,并调用异常处理 程序进行处理。- J, s+ u6 d4 C6 Q
) u% m& _! U* H: X    (1)、指令执行引起的异常 软件中断、未定义指令(包括所要求的协处理器不存在是的协处理器指令)、预取址中止(存储器故障)、数据中止。2 `* l$ |) ^. ?4 a& a' A. r; e
    (2)、外部产生的中断 复位、FIQ、IRQ。' }( P$ b7 j7 e1 R3 k' M2 x2 ?$ c0 P7 Z* c
2、ARM中异常中断的种类) @& \" m9 Y5 F3 ?$ c; G# Z
( Z2 b# F* p2 X    (1)、复位(RESET)3 u* N. j5 W. r+ L
: c9 i$ Q* \  W$ v8 e/ ra、当处理器复位引脚有效时,系统产生复位异常中断,程序跳转到复位异常中断处理程序处执行,包括系统加电和系统复位。
/ W$ }3 L1 q5 B6 N  m8 \b、通过设置PC跳转到复位中断向量处执行称为软复位。+ a' J8 `5 z/ P4 K" @: }
    (2)、未定义的指令 当ARM处理器或者是系统中的协处理器认为当前指令未定义时,产生未定义的指令异常中断,可以通过改异常中断机制仿真浮点向量运算。
* m- F2 X1 e+ O; T, ]& x* f    (3)、软件中断 这是一个由用户定义的中断指令(SWI)。可用于用户模式下的程序调用特权操作指令。在实时操作系统中可以通过该机制实现系统功能调用。  @) u/ F' Q* l* _: k
    (4)、指令与取终止(Prefech Abort) 如果处理器预取的指令的地址不存在,或者该地址不允许当前指令访问,当被预取的指令执行时,处理器产生指令预取终止异常中断。1 ]0 p% r1 B% Y; D0 J5 h2 e8 ~
4 Y' ^+ k+ B3 {3 w$ ]2 }& @$ B    (5)、数据访问终止(DATAABORT) 如果数据访问指令的目标地址不存在,或者该地址不允许当前指令访问,处理器产生数据访问终止异常中断。2 L% q! e7 N; [# Q! Y
- @8 L( d" o  y    (6)、外部中断请求(IRQ) 当处理器的外部中断请求引脚有效,而且CPSR的寄存器的I控制位被清除时,处理器产生外部中断请求异常中断。系统中个外设通过该异常中断请求处理服务。& R$ S' T; _# s8 j/ f' t9 e4 j
  H' y+ f. i( i+ u5 C* f6 F$ D    (7)、快速中断请求(FIQ) 当处理器的外部快速中断请求引脚有效,而且CPSR的F控制位被清除时,处理器产生外部中断请求异常中断。' v) d7 \* j1 k- V- _. h, ?
3、异常的响应过程 除了复位异常外,当异常发生时,ARM处理器尽可能完成当前指令(除了复位异常)后,再去处理异常。并执行如下动作: ; {& h( a6 Q% H* g% w
/ C1 J& C- h- M4 u+ z    (1)、将引起异常指令的下一条指令的地址保存到新模式的R14中,若异常是从ARM状态进入,LR寄存器中保存的是下一条指令的地址(当前PC+4或 PC+8,与异常的类型有关);若异常是从Thumb状态进入,则在LR寄存器中保存当前PC的偏移量,这样,异常处理程序就不需要确定异常是从何种状态 进入的。例如:在软件中断异常SWI,指令MOV PC,R14_svc总是返回到下一条指令,不管SWI是在ARM状态执行,还是在Thumb状 态执行。
) R7 a" v' X4 O% ~0 Z    (2)、将CPSR的内容保存到要执行异常中断模式的SPSR中。& }4 Z+ ~5 s( b. h# ~
    (3)、设置CPSR相应的位进入相应的中断模式。$ l% u$ z* ^0 M' E( n! H3 f
    (4)、通过设置CPSR的第7位来禁止IRQ。如果异常为快速中断和复位。则还要设置CPSR的第6位来禁止快速中断。0 X/ u2 r) b* F. p) A8 p
8 u8 g* ?$ J" F9 D9 i6 Y    (5)、给PC强制赋向量地址值。上面的异常处理操作都是由ARM核硬件逻辑自动完成的,程序计数器PC总是跳转到相应的固定地址。如果异常发生时,处理器处于Thumb状态,则当异常向量地址加载入PC时,处理器自动切换到ARM状态,则异常处理返回时,自动切换到Thumb状态。: Y+ r& J  Z8 t- F( ^0 V
4、异常中断处理返回 异常处理完毕之后,ARM微处理器会执行以下几步操作从异常返回:
/ n" I6 l( x( h" V    (1)、将所有修改过的用户寄存器从处理程序的保护栈中恢复。% ~( P3 y+ _% T
    (2)、将SPSR复制回CPSR中,将连接寄存器LR的值减去相应的偏移量后送到PC中。
* Q. _- b) ~% i    (3)、若在进入异常处理时设置了中断禁止位,要在此清除。复位异常处理程序不需要返回。
1 x' D% T) w6 Q- p, Q3 n4 E+ y/ J; W4 y& e1 K& t

! i. z1 t& o3 G: M7 d/ h% H
. _% a3 p3 m8 W3 R( V! W: {* o
  • TA的每日心情
    开心
    2022-12-27 15:46
  • 签到天数: 4 天

    [LV.2]偶尔看看I

    3#
    发表于 2021-7-26 16:32 | 只看该作者
    很实用的分享,谢谢楼主
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-24 08:21 , Processed in 0.156250 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表