找回密码
 注册
关于网站域名变更的通知
查看: 668|回复: 6
打印 上一主题 下一主题

射频电路的电源电路该如何设计?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-8-30 11:07 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
射频电路的电源电路该如何设计?
    (1)电源线是EMI 出入电路的重要途径。通过电源线,外界的干扰可以传入内部电路,影响RF电路指标。为了减少电磁辐射和耦合,要求DC-DC模块的一次侧、二次侧、负载侧环路面积最小。电源电路不管形式有多复杂,其大电流环路都要尽可能小。电源线和地线总是要很近放置。
    (2)如果电路中使用了开关电源,开关电源的外围器件布局要符合各功率回流路径最短的原则。滤波电容要靠近开关电源相关引脚。 使用共模电感,靠近开关电源模块。
     (3)单板上长距离的电源线不能同时接近或穿过级联放大器(增益大于45dB)的输出和输入端附近。避免电源线成为RF信号传输途径,可能引起自激或降低扇区隔离度。长距离电源线的两端都需要加上高频滤波电容,甚至中间也加高频滤波电容。
游客,如果您要查看本帖隐藏内容请回复

# X8 A$ ]- [# Q0 D# F, p

该用户从未签到

2#
发表于 2018-12-26 10:02 | 只看该作者
本帖最后由 funeng3688 于 2018-12-26 10:10 编辑
( G; `! J2 m  E! V( }2 i( o1 a. ]+ y5 n9 t, Z3 ^8 W/ N0 l! ^$ z
很好的内容!
( n1 I0 S5 Y& X$ P层叠结构方面,在射频区域不需要电源平面,只布电源线。! g/ T" B0 i9 S' @6 z# [
理由是,电源无论如何干净,总是有噪声的,这种噪声不能耦合入LNA,否则接收灵敏度会出问题。
- Y2 E, r/ o2 o8 y电源噪声也不能进入PLL电路,产生相噪,导致EVM超标。
) [% `, O$ i+ c

该用户从未签到

5#
发表于 2019-1-10 16:00 | 只看该作者

* l* x* Z7 m* W. X- j9 l2 C7 n. @7 t

( ^; |  ~4 k# C
0 n2 i* }9 s9 J1 N3 T! _) N  O
2 W1 i8 W+ Q9 w4 {2 X& n. K1 M
2 l+ o! G% ^5 _( @) I" g! j3 x
- l5 s$ {9 m" b( r3 @/ M
* {  p; p4 G9 E6 w4 p- J. i# x9 [9 [$ U

# f+ W  k. o+ y3 P1 H% g
9 ~! M, K4 x7 i6 E+ v) \4 f
: J& E0 _0 T& [# f( K- d& }4 C6 w( }, G: Y' R) X: o: S! `& m
* j5 @' E; R. V9 ^: J9 P8 N
% R; l# o- N9 j7 S7 \

  o2 j1 e! N+ q3 S0 N4 H2 c66666666666666666
# W! U7 i5 `7 C5 o: t/ J  ?9 b# G

该用户从未签到

7#
发表于 2019-1-12 20:23 | 只看该作者
从工程经验来说:考虑到电源线一般比较长,途径的器件多。, e% z$ T- ]) e; K

/ q: e' {3 w6 N& Y1、Vcc星型拓扑的主节点处最好放置一个大容量的电容器,如2.2μF。有条件时,同时要加上10nf和对应频率的小电容,
+ e% a/ v7 Z3 W在电源接芯片管脚处一定要再加上一个高频小电容,至少要一个。一般电源线两端的电容组合是 【2.2uF+10nF(+10pF
- i. |3 t9 ]( I9 ~),10pF(+10nF)】
& l, n: }# O" ?4 v2 ]- x" t2、考虑到电容的容值精度误差之类的,尽量要远离而不属于接近SRF。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 11:42 , Processed in 0.171875 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表