|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
目录3 d6 a, {; V. c
第1章 概述4 ^ @, Q) I6 Q5 w2 g2 x9 B( q
1.1 EDA技术的发展) T; x6 \* A+ {3 e
1.2 硬件描述语言$ ?# J- O, A C4 W/ N. Q7 p
1.3 可编程逻辑器件与专用集成电路: u! K) R: l! L& Z5 b- d6 v' d
1.4 数字系统设计方法
% Q6 B6 [2 \7 C% V% W* @9 ?8 o1.5 EDA设计工具的选择
7 H4 Q5 P) u, _" {思考题和习题一
# }7 I1 p% F! q' O. l0 x! z第2章 Verilog HDL基础& s( w: k/ B7 C) X/ `
2.1 Verilog HDL的基本语法规则
$ O+ x. j' q6 j/ W$ h! u2 ?' I2.2 Verilog HDL运算符& e. F; ~( p. ]% {" O% w/ P) s
2.3 Verilog HDL程序的基本结构
' \. c! J. T7 L' R2.4 逻辑功能的仿真与测试
U; t: A3 Z/ }/ J, r. H; L思考题和习题二: ?" Z8 z3 {: V& m2 K. o, e
第3章 Verilog HDL常甩建模方式3 I0 p" H& I& ]+ t' i
3.1 Verilog HDL结构级建模3 v$ [/ [3 L" f4 G4 x
3.2 Verilog HDL数据流建模
2 G8 M! P% ?( i1 |3.3 Verilog HDL行为级建模
8 ?. [$ @) x% K3.4 Verilog HDL函数与任务的使用
) q/ o0 u2 W/ b2 F7 t/ f% ?. j思考题和习题三% i* v1 N. [0 [9 E
第4章 有限状态机设计
- \' m% f8 Z s7 z) C+ v1 J* ^9 w4.1 状态机的基本概念6 d" _& g& Q( s6 D4 w4 x
4.2 基于Verilog HDL的状态机描述方法
+ y% W/ a, R- R* {4.3 状态机设计中的关键技术
( y* I z. D2 i4.4 状态机设计举例
5 C: k+ @" Q. o1 S' ]% B第5章 Altera公司的cpld/FPGA
1 ~$ ]! R! e1 F% Y7 s第6章 Altera FPGA器件的配置1 W J' r" @5 `$ t: M/ x1 Q% D9 |
第7章 Quartus Ⅱ6.0软件的使用 A$ }% U9 a' ]2 s% b
第8章 数字电路与系统的设计实例- ?: y8 ^) k+ u1 o# v
第9章 异步串口通信及UART实现
9 \% K* h$ D' u( G' f9 f第10章 数字电路与数字系统实验
- J9 p2 ^- C, t# B附录A Verilog HDL关键字/ o/ P: H3 O0 V
附录B 常用EDA软件使用指南2 R. ]* V. [( A# a0 s# N7 D1 K3 E3 d
附录C Altera DE2开发板的使用说明
, W) C* g& ^# u6 A |
|