找回密码
 注册
关于网站域名变更的通知

能否提供Allegro元器件封装设计中关于各层边框的设计裕量?

查看数: 1032 | 评论数: 5 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2013-4-5 19:13

正文摘要:

RT,因为设计一个电路模块的封装,如果按照相关的裕量设计,可能会带来问题?如下图所示,一般来说,丝印层和边框尺寸一直,但是这样做,对于这个模块就会覆盖焊盘,所以我想问两个问题:1.这样做丝印层是否会带来问 ...

回复

rainbowII 发表于 2013-4-6 16:16
xiaoyunvsmm 发表于 2013-4-6 11:41 ) v* q' B& J) I; B! L0 H
个人觉得,package_bound_top,按实际大小做就可,丝印,可以比实际大一点点,尤其是特殊部分,要求装配上 ...

2 s0 H5 j4 {( X( |谢谢,你的意思是说Assembly_top不出GEBER吧,理解了
xiaoyunvsmm 发表于 2013-4-6 11:41
rainbowII 发表于 2013-4-6 09:30
9 ?1 j" y7 h. H% a5 ]6 V# Y谢谢,那么package_bould_top ,assemble_top,silkscreem_top 都是按这个尺寸吗 ?
6 @8 y1 N0 [. E1 `0 r2 t
个人觉得,package_bound_top,按实际大小做就可,丝印,可以比实际大一点点,尤其是特殊部分,要求装配上元件以后还能看到丝印标识,例如方向标识开口标识等。assembly_top,一般比实际的要小一些,至于小多少,自己决定就好。assembly_top,我一般用在画PCB板的时候用,因为丝印比较大,器件多的时候间距比较小看着烦,我就只显示Assembly层。不知道这些个人想法能不能给你提供帮助
zn383462925 发表于 2013-4-6 10:52
rainbowII 发表于 2013-4-6 09:30 9 r  s- U/ Y: h( H1 i7 O; `' g9 A
谢谢,那么package_bould_top ,assemble_top,silkscreem_top 都是按这个尺寸吗 ?

" B5 I$ h$ X1 S, n1 `可以啊,placebound和assemble两层只有设计人员才能看见,都可以按这个尺寸啊!因为器件的实际尺寸都会比图纸上标注的最大尺寸小
rainbowII 发表于 2013-4-6 09:30
zn383462925 发表于 2013-4-5 20:21 , F( R; x, v$ o- P
一般封装的外形尺寸跟器件的最大外形尺寸一致就行,经验值
' y: `  Q: r  U. \) B! x2 {- O
谢谢,那么package_bould_top ,assemble_top,silkscreem_top 都是按这个尺寸吗 ?
zn383462925 发表于 2013-4-5 20:21
一般封装的外形尺寸跟器件的最大外形尺寸一致就行,经验值
关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-24 16:31 , Processed in 0.218750 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表