梦家好 发表于 2025-1-16 09:46 只能说能用。但是出问题概率很大。/ `' A, K; A" `# m 器件常规用法:npn和nmos正常使用连低端。pnp和pmos正常使用接高端。如果不这样需要考虑专用驱动4 H, y2 M$ a) B 你图纸中pnp接了gnd。那么e级会被b级二极管钳位,当b为0V时,e是0.7V。这个电平能不能正常识别为低?并且一般ic输出低电平不一定是0V,0.2~0.3V很正常。这种情况怎么解决? 随着b电压升高,管子会导通,e级电流开始出现。但是e级不是接VCC,有电阻。这个电阻的压降会让e级电压降低,会不会影响后面电路检测高电平?0 G- w" A) r! }3 ~& w, D, y |
再见海贼王 发表于 2025-1-18 15:54) l- |! }" o1 K* r( i* ? 狗斑竹,我是被哪颗子弹击中了,阵亡的迷迷糊糊 ![]() 开个玩笑;我是画草图是样想的:IN输入1时 B输出1,A输出0 IN输入0时 B输出0,A输出1 IN为HZ时,B为0,右侧MOS通过分压导通A输出0 不知道是不是哪里还没考虑到 |
![]() ![]() :),深入学,一切皆有可能 |
aarom 发表于 2025-1-16 15:09" I1 V1 k6 F" ~4 Z/ u, q: @8 g" L 脑子不好就少说话。我回的是你吗? |
Scisci 发表于 2025-1-14 14:03 做题目啊,指教啥, ![]() |
梦家好 发表于 2025-1-16 09:46, q/ u9 G1 G: f9 A6 ] 个人觉得,这就是MCU内部结构CMOS电路的工作方式, |
huo_xing 发表于 2025-1-15 13:28 你看这样行不行,把上拉电压更成3.3V是不是就可以了& y2 I& v5 W' A |
梦家好 发表于 2025-1-15 11:43- G ]) g, c2 O+ I# s 不是A,B位置反了的问题。 PNP用法有问题,要是驱动信号电平3.3V,be的压降最小是1.7V。怎么关闭管子' B, p2 N1 W4 e2 Z7 ?9 G. z0 \ |
梦家好 发表于 2025-1-14 13:20" Q& ^9 o+ q5 {% }2 S8 u A和B的位置弄反了 , @4 f" ]8 T1 `' |* _ |
|
高阻态怎么办?1 Q6 K0 Q7 S; R/ l2 {8 e* b |
Scisci 发表于 2025-1-14 14:03 高阻状态识别电路 |
3.png (40.65 KB, 下载次数: 14)
/1
关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )
GMT+8, 2025-11-22 03:20 , Processed in 0.187500 second(s), 31 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050