| 有人知道这个PKG文件怎么生成吗,怎么从Sp文件中提取出来 |
| 受教了,以后也可以这样用 |
|
本帖最后由 yuxuan51 于 2011-10-19 11:58 编辑 " m( ?& \0 ]& j5 q0 G & o7 C% o2 K( U, B; ]0 ] 芯片的脚确实应该和封装对应,这个应该由模型来过渡吧,你PIN脚定义那中间一列不是写的对应的模型名称么? |
|
这个确定是封装吗?封装一般会写成子电路,调用一下就行了。7 i) x: F! q5 L$ s 这个像是一些寄生参数... |
|
本帖最后由 jomvee 于 2011-10-19 10:22 编辑 ) c9 P P2 n, [. @$ h9 i3 e 8 R2 V4 |0 Q- e3 F 我想你说的是: .IBIS 'ibis_name' + file='ibis_file_name' : s3 x5 e+ S7 X& ? + component='component_name' [time_control=0|1] * h# I/ t6 A/ @6 l, J + [mod_sel='sel1=mod1,sel2=mod2,...'] + [package=0|1|2|3] [pkgfile='pkg_file_name'] + [typ={typ|min|max}] + [nowarn] + ... 从PKG文件内容看,它是定义了每个pin的封装的自/互RLC。 网表中BUFFER是用B element调用的,跟pin脚定义没有关系,往往FPGA的IBIS也没有定义Pin,上面的.IBIS语句又怎么能把B element——nd_out出来的信号与PKG模型中对应封装pin脚Xx的RLC关联起来?所以上面的语句要不没有作用,要不可能报错!继续学习中…… |
/1
关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )
GMT+8, 2025-11-23 02:02 , Processed in 0.171875 second(s), 28 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050