找回密码
 注册
关于网站域名变更的通知

PADS VX LOGIC导入ORCAD如何能保证只使用字母编号器件正常?

查看数: 1541 | 评论数: 7 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2015-5-21 22:08

正文摘要:

pads VX LOGIC导入orcad如何能保证只使用字母编号器件正常? + M% {; a+ p' m( h! }1 ^" ` % U9 O6 _8 }5 l6 ?: u3 F默认的导入情况下,编辑这些器件会发现第一项都是默认打钩的,如果能不打钩?有时候这样与PCB同 ...

回复

merits2018 发表于 2015-12-10 15:49
你们在哪里下载的PADS VX1 LOGIC  为什么我现在的安装包里面没有  谢谢
mengzhuhao 发表于 2015-5-21 23:04
看来目前唯一的办法就是 第一次导入手动编辑) c, f: O5 C7 F+ Q3 d0 R

; R* @  K: q' R2 _' y& f以后修改原理图再导入 更新到库才貌似可以 没有发现更好的方法了
mengzhuhao 发表于 2015-5-21 22:59
不过目前关于orcad导入后 如何自动去掉打钩 还是不清楚
mengzhuhao 发表于 2015-5-21 22:59
看来还是ECO下修改比较牛逼9 B" o8 I' D. v% D' ]
; X+ ^& ~, w) z5 y3 T
只是更改了器件编号,同步就把强制去除了失配问题  否则怎么都更改不了,库更新也不行
7 d4 X, Q6 h  i1 J* L
/ f1 o# r" a5 F4 P感觉工具本事可能还是存在一些不尽人意的地方
mengzhuhao 发表于 2015-5-21 22:54
有的可以通过ECO方式修改掉 有的目前还存在问题! r. ^& ^6 j  Q

! _  s: [6 F; }3 v& |' Y4 n+ W行 6,段 *CHGPART** w4 h' k  u# E- W( o/ Z
TEST_PH1  1653_HD_40X2P_F_L1_0_HD_40X2P_5@HD_40X2P_50_2HOLD_F  1653_HD_40X2P_F_L1_0@HD_40X2P_50_2HOLD_F7 @! H3 \6 }7 h2 a; G3 c% R
* 元器件名称 TEST_PH1. 封装 HD_40X2P_50_2HOLD_F 有端点名称,而相应的元件类型 1653_HD_40X2P_F_L1_0 有管脚映射。
/ d3 O- o. F6 Y
mengzhuhao 发表于 2015-5-21 22:40
有时候更改了这个还是会出现一些问题,例如0 Z4 P% _& Q0 Q2 L0 w/ i
8 {# X2 j/ K- m; L/ G
行 6,段 *CHGPART*2 }7 y/ I, V3 y3 N) w9 |3 W
RST_COLD1  160_SW-HDK632_SW_EVQ-PF003M_EVQ@SW_EVQ-PF003M  160_SW-HDK632@SW_EVQ-PF003M
& S4 R2 C; @3 n6 u* U% S* 元器件名称 RST_COLD1. 封装 SW_EVQ-PF003M 有端点名称,而相应的元件类型 160_SW-HDK632 有管脚映射。. K3 k1 r& e6 a1 H0 x) ^3 Q! w

" O6 ]' H9 S$ I( p行 7,段 *CHGPART*0 O4 b+ r0 o2 W3 g4 p+ s* M
RST_FULL1  160_SW-HDK632_SW_EVQ-PF003M_EVQ@SW_EVQ-PF003M  160_SW-HDK632@SW_EVQ-PF003M; n$ \& I$ f/ w0 D
* 元器件名称 RST_FULL1. 封装 SW_EVQ-PF003M 有端点名称,而相应的元件类型 160_SW-HDK632 有管脚映射。
# B. z& [* _. g. P" }. X4 G& s- }5 }" c
行 8,段 *CHGPART*3 {; z7 e( c. v' d: m1 U% T  _
RST_WARM1  160_SW-HDK632_SW_EVQ-PF003M_EVQ@SW_EVQ-PF003M  160_SW-HDK632@SW_EVQ-PF003M
: w) \* `# N2 e  L2 z, `* 元器件名称 RST_WARM1. 封装 SW_EVQ-PF003M 有端点名称,而相应的元件类型 160_SW-HDK632 有管脚映射。
mengzhuhao 发表于 2015-5-21 22:11
只有重新手动编辑 去掉打钩 才能保证logic与layout同步不失配出错; R5 u5 {* b9 M& c. v( W1 `. N
4 Q1 d# z# v3 L; e1 |7 b% J' f
不过简单的手动编辑一些还好 器件多了就感觉恼火 6 L  c- w7 U) d4 r; A% X
0 s$ Z$ T/ r1 M8 A8 e+ I5 N" e
不知道谁清楚怎么处理类似这样的问题,有解决方法吗
关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-24 15:33 , Processed in 0.171875 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表