找回密码
 注册
关于网站域名变更的通知

4层板 121脚BGA封装扇出问题

查看数: 2168 | 评论数: 10 | 收藏 3
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2015-5-6 15:41

正文摘要:

最近在做USB3.0的板卡,121引脚BGA封装,第一次做BGA封装的板子,有好多问题都不是很明白,感觉走的不是很好,求高手指点。 % A' k: {) T9 p7 Y6 q" g! y" \, c

回复

jacekysun 发表于 2015-5-18 09:17
3dworld 发表于 2015-5-16 23:36
学习了啊,
flywinder 发表于 2015-5-15 15:22
多练几次就熟悉了
prince_yu 发表于 2015-5-15 10:55
prince_yu 发表于 2015-5-7 10:00
9 C- X. s; T. M) x: x. X' ?目测你重要的信号线都在第一层,那么最好把第二层做GND,GND那层也不要走晶振了,保证重要的信号线,尤其是 ...

8 l: p' Z, z$ M# o* i6 [& z  C- _。。。。求被反对的理由。。。2 j4 O. [! L# @
prince_yu 发表于 2015-5-7 10:00
目测你重要的信号线都在第一层,那么最好把第二层做GND,GND那层也不要走晶振了,保证重要的信号线,尤其是差分、时钟有完整的地回流路线,第三层走分割电源(把现在的第三层放在第四层去),底层可以随意走不重要的线,毕竟四层板,就不要想着表层不走线了,这样会好走很多。
8 z) ?; G7 n( }, B+ t. \1 z8 {2 E2 I' ?8 r! Z
USB3.0注意控制下差分线的阻抗,要么跟板长要叠层数据确定差分的线宽线距,要么自己用软件模拟算,目测你的差分没走对

点评

支持!: 1.0 反对!: 5.0
。。。。求被反对的理由。。。  详情 回复 发表于 2015-5-15 10:55
支持!: 1 反对!: 5
  发表于 2015-5-14 15:31
辉辉辉辉 发表于 2015-5-6 17:40
kinglangji 发表于 2015-5-6 16:36& ^1 J6 A* [  U4 r' E4 P
注意内层电源分割不要出现瓶颈~~

$ F; @2 f$ Z$ z  u3 w4 f, X您说的这个瓶颈怎么避免呢,3.3V和1.2V靠的比较近怎么才能不出现瓶颈呢 谢谢!
: ^3 y( {0 }& \# p
kinglangji 发表于 2015-5-6 16:36
注意内层电源分割不要出现瓶颈~~

点评

您说的这个瓶颈怎么避免呢,3.3V和1.2V靠的比较近怎么才能不出现瓶颈呢 谢谢!  详情 回复 发表于 2015-5-6 17:40
dzkcool 发表于 2015-5-6 16:27
退藕电容尽量靠近电源管脚摆放。
辉辉辉辉 发表于 2015-5-6 16:25
kevin890505 发表于 2015-5-6 16:21
; m# q0 F5 k+ y3 ~9 F256的BGA都可以,121随意了,TOP出外面两排,剩下的背面扇出,扇出第一,然后交换线序,BGA想节约层数,扇 ...

( n* `' E3 ^0 a+ }5 {第一次画BGA封装的板子,下面的一些滤波电容怎么摆放啊 我以前都是自己自学画一些简单的板子 求大神指点啊!
% V. p+ K# U, v" @
kevin890505 发表于 2015-5-6 16:21
256的BGA都可以,121随意了,TOP出外面两排,剩下的背面扇出,扇出第一,然后交换线序,BGA想节约层数,扇出时就不要考虑什么交叉了,FPGA也没必要,先走出来再看。

点评

第一次画BGA封装的板子,下面的一些滤波电容怎么摆放啊 我以前都是自己自学画一些简单的板子 求大神指点啊!  详情 回复 发表于 2015-5-6 16:25
关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-12-12 09:23 , Processed in 0.187500 second(s), 30 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表