找回密码
 注册
关于网站域名变更的通知
查看: 5123|回复: 14
打印 上一主题 下一主题

PADS VX有什么新特性?什么时候可以提供下载

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-4-3 15:17 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
pads VX有什么新特性?什么时候可以提供下载

该用户从未签到

2#
 楼主| 发表于 2014-4-3 15:38 | 只看该作者
www.pads.com找到几句,太笼统了
# W" C$ E1 @% N* k& |3 u6 E% l9 m! {% a3 h' I2 ?% j$ A) e
PADS VX. Smarter Productivity.
$ a" P3 ^- W/ e) P+ zA complete approach to desktop PCB design with higher quality, accuracy, and greater speed than ever.8 b. l" o% V- g
0 @6 ~. t5 y  I! _5 K/ l) u
What you'll find in the new PADS VX:( I6 k5 r$ J- ?1 _4 @8 L
New Starter libraries
' G# o4 M! N. q; u6 N5 gNew Component supplier search portal
; u8 \  y' B3 k6 a1 t" DNew Integrated central database + d1 e* Y/ [% ]! Q
New Central library, library management utilities ! z) X* z; h; J) s# {  G
New Easier schematic design with xDX Designer
: P3 `" X: i5 W  I* O/ ANew Constraint management: y, j' G# B% k8 Y4 G6 ?
  • TA的每日心情
    开心
    2019-12-7 15:02
  • 签到天数: 8 天

    [LV.3]偶尔看看II

    3#
    发表于 2014-4-4 08:14 | 只看该作者
    有类似allegro一样的 constraint manager   他们叫CES     增加了中心库的管理   封装库有变化  还有什么不记得 了

    该用户从未签到

    4#
    发表于 2014-4-4 08:52 | 只看该作者

    $ M/ a% P  o6 X, ?% k  [/ e; m5 A
    继续不能支持局域规则
    ) s9 n) P" \0 }+ U4 L# c$ R- @  a) B9 c- U
    将设计规则改成CES.
    $ z  f( A# ^4 L' h
    5 E1 H: D( B' u+ ]增加和增强了DX的功能
    2 I. C/ Q' k8 r4 A0 D1 [6 M* c, r% N, C/ ]# p
    logic再也不管它5 x5 @' e- h0 h/ b* I

    * N3 `- T9 i% ]: @  s! h

    该用户从未签到

    5#
     楼主| 发表于 2014-4-4 17:44 | 只看该作者
    jimmy 发表于 2014-4-4 08:526 a  \4 n( |* u, s2 G( @
    继续不能支持局域规则
    ; H3 B' p2 d( ^( H6 i
    1 A& v6 O( Z; q+ Z2 W5 m- {6 L9 S将设计规则改成CES.
    4 B0 D2 L  T! a2 y9 Y& q4 Y
    不是吧?LOGIC毫无改进?从LOGIC到DXDESIGNER好过渡吗?那个还不会。

    该用户从未签到

    6#
     楼主| 发表于 2014-4-4 17:45 | 只看该作者
    我关心的是LOGIC建封装管脚名不超过40个字符的问题

    点评

    管脚名要这么长没什么用吧  发表于 2014-4-8 09:28

    该用户从未签到

    7#
    发表于 2014-4-15 09:44 | 只看该作者
    真的是這樣,40 個字! 看到投都暈了

    该用户从未签到

    8#
     楼主| 发表于 2014-4-15 12:31 | 只看该作者
    jen 发表于 2014-4-15 09:44, J6 A* X; Z0 U1 V8 _
    真的是這樣,40 個字! 看到投都暈了
    ) p3 j/ S$ g" `* ]2 Y  v

    . c8 p1 E; l1 `6 T7 C, `40个字就头晕,没用过STM32?7 N; W5 f& H( d0 i7 ~5 F* }% P: v" B3 d, W
    ; X: D9 r1 X- O4 _+ U6 U4 N

    Snap1.jpg (46.65 KB, 下载次数: 1)

    Snap1.jpg

    Snap1.jpg (46.65 KB, 下载次数: 4)

    Snap1.jpg

    该用户从未签到

    9#
    发表于 2014-4-16 09:32 | 只看该作者
    vmax 发表于 2014-4-15 12:31
    , u8 [: m0 k5 i- Q40个字就头晕,没用过STM32?
    4 @8 x2 ~. j7 Y% F
    謝謝你, 見識了
    4 [- G; \0 ^6 {$ R: e& i: ]真的好暈喔! 一定要給這麼長的 pin name 嗎? 有什麼好處?) \4 _0 D* x( Y! I0 z' U% ~
    以我會只用 PB12, PB13, PB14 ....表示

    STM32.JPG (63.68 KB, 下载次数: 2)

    STM32.JPG

    该用户从未签到

    10#
     楼主| 发表于 2014-4-16 10:30 | 只看该作者
    jen 发表于 2014-4-16 09:32* M6 S' r! I; y! Z2 n9 {
    謝謝你, 見識了
    2 W, u; G* W+ R% Z& Z真的好暈喔! 一定要給這麼長的 pin name 嗎? 有什麼好處?
      Z- s" E9 W+ K以我會只用 PB12, PB13, PB14 ...

      Z9 F0 {* g8 ]% d8 B呵呵,这样的好处在于一目了然,在设计电路时尤其有用。现在N多ARM CORTEX MCU都支持一种甚至多种管脚复用定义,边看原理图边看管脚复用的定义,既原始又没效率。$ ^7 a2 R  y1 f/ j8 f/ I

    # a/ m1 u) r0 u( e很多ARM开发板原理图都应用了远超过40个字符的管脚名。这一点上PADS LOGIC甚至DXDESIGNER要向N年前的ORCAD学习。

    该用户从未签到

    11#
    发表于 2014-4-16 14:17 | 只看该作者
    了解,
    % v% h9 @1 N0 {- g( F8 w7 O/ H. X對PCB Layout 的人來說是複雜了些,layout 人員在乎的大概是能不能 swap pin
    8 I, q1 M" |! i0 F' g& J. W3 h$ r

    该用户从未签到

    12#
    发表于 2014-4-17 16:58 | 只看该作者
    jimmy 发表于 2014-4-4 08:52; Z- l2 o" a& _
    继续不能支持局域规则 ! B; @) J8 }8 `: p# T+ v. y1 E
    " Q- A: y+ J- T1 H# d8 M
    将设计规则改成CES.
    2 @' _5 T. S2 G
    大师会出Dx的教程?

    点评

    稍后会出。  发表于 2014-4-18 10:11

    该用户从未签到

    13#
    发表于 2015-4-14 21:36 | 只看该作者
    学习了,大师牛X
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-24 02:52 , Processed in 0.140625 second(s), 31 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表