找回密码
 注册
查看: 912|回复: 1
打印 上一主题 下一主题

请问DDR2差分时钟线走线不按紧耦合的后果?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-10-25 10:44 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在进行DDR2时钟线走线时,等长蛇形走线时可牺牲耦合?其他平直必须时刻紧耦合?曾经看过一篇论文说差分线之间的耦合只占20%左右,更多是对地耦合,故差分线走线层需紧靠"地"平面~看过两份走这种DDR2 时钟差分线的设计,别人好像对CK和CK#都不太严格于紧耦合而侧重等长,两块板子都能跑起来(可能运行的频率不太高吧),当然可靠性就很难考究了,所以有时自己为了容易走线很多时候也心存侥幸。希望大家提出一些权衡的办法,就是差分线不等距的最大限度是多少?

该用户从未签到

2#
发表于 2013-10-25 11:03 | 只看该作者
不耦合的地方 阻抗不连续,要保证差分阻抗不要偏离太大。2 y/ W( ]& I9 E0 G
) I6 V" ^: ]$ U6 j; l, @( {1 ?9 ]" m+ R* d
就像当小偷一样, 不被人抓住就没问题。! b; ~1 h7 d' R. ?" i# f

1 X3 O9 A" p" b% J* `9 s一旦速率高了,百分百出问题。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-5-31 20:21 , Processed in 0.078125 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表