|
ted0925 发表于 2012-12-19 15:00 ![]()
0 W# P+ _! N9 j+ H' @' @PCB文件可在IPC官网上下载。 cadence 16.5版的 5 [* i" P0 P' Z; F
谢谢,已经在论坛下了。3 h: @- B4 @8 g& q7 S& n
: o" Q" D! P, Q' {/ o8 H
不知道那个ddr3部分是否已经完成的,布线是否还需要优化。' r$ t' k3 u7 E% S
, c% B( h: D! E. X因为我发现,如果ddr部分走线,放在我这边的硬件恐怕都不会让过的。
; T0 {5 |" G5 H6 D. s, [1 B9 ?/ u( m" D& a5 n+ E" ]
主要是有以下疑问:! S0 v, N# h% T+ A) [7 s
- A' H4 f2 q6 I D$ V5 g0 Z- x1,线的45度走线角度小了,看图已经接近直角了。3 i$ x6 L% Y4 Q. I" C! Q3 N
2,clk 线要求过匹配电阻然后在入pin。
/ M, ~$ C; b9 ?3,如clk线在cpu端要求在pin附近放via,不允许走出然后放via。
; N* h0 L& a* t! _# \* }4, 5mil的线能出cpu,就不让4mil的线出cpu。
& V4 A; n8 N. {! S; l5, ddr ref电压,不允许走15mil的线宽,都是要求铺铜,至少要25mil宽度,一片ddr3就要这个要求,何况是4片。9 z* h6 \# U' ]/ [
6, line to via都是要求10mil以上,同line to line一样。8 e" M5 q1 Z3 V
8 b) @$ M0 g2 z5 j$ i
唉。 |
|