找回密码
 注册
查看: 1054|回复: 3
打印 上一主题 下一主题

时钟走线和信号摆幅

  [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-12-18 08:32 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
PCB上的走线类似于低通滤波器,当时钟信号沿着走线传输时,会造成时钟信号衰减,并且脉冲沿的失真随线长增加。更高的时钟信号频率会导致衰减、失真和噪声增加,但不会增加抖动,在低压摆率时抖动最大,一般使用高压摆率的时钟沿。为了实现高质量的时钟,要使用高摆幅时钟信号和短时钟PCB走线;由时钟驱动的器件应该尽可能靠近时钟分配器件放置。
$ f2 i2 G0 v: ?; c/ m" r- u: {

评分

参与人数 2贡献 +15 收起 理由
dhgchina + 5 赞一个!
lap + 10 看来楼主是搞信号完整性的啊,功底了得啊。.

查看全部评分

该用户从未签到

2#
发表于 2012-12-18 08:54 | 只看该作者
这是时钟信号要尽量短的原因啊。要是我们Layout能掌握更多为什么,那我们就可以不用什么都听硬件设计师的了。这点会成为现实吗

评分

参与人数 1贡献 +2 收起 理由
hejie + 2 据业界发展形式来看,这很快就会成为现实了

查看全部评分

该用户从未签到

3#
发表于 2013-4-19 08:34 | 只看该作者
楼主果然犀利啊!顶起!

该用户从未签到

4#
 楼主| 发表于 2013-4-19 08:42 | 只看该作者
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-5-31 05:46 , Processed in 0.078125 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表