找回密码
 注册
关于网站域名变更的通知
123
返回列表 发新帖
楼主: xiesonny
打印 上一主题 下一主题

Expedition 黄色的飞线肿么回事,看图

  [复制链接]

该用户从未签到

31#
发表于 2012-10-12 11:23 | 只看该作者
xiesonny 发表于 2012-10-12 11:14 9 W8 M& p* n. V4 U) |+ u
SYM貌似神马都不指定都是可以的,
/ [9 B3 o% Q4 m( _. s; h8 n不过我一般指定编号,元件值,以及PDB名,前2个显示,后者隐藏,就可以 ...

0 q. ?7 U: E, F( V' `
" z  R; i) e% B9 V4 o0 b: B: G2 ?  Dx-Exp. 创建Part numger时关联CELL?

该用户从未签到

32#
 楼主| 发表于 2012-10-12 11:28 | 只看该作者
zhongyiwaiting 发表于 2012-10-12 11:23
0 |/ Z9 I) w: U3 ^Dx-Exp. 创建Part numger时关联CELL?

$ }7 x4 W. V/ v% F4 M* M想关联就关联,不想就不关联,
8 Y/ |+ [2 Q% e& H6 X* K前面讨论的不关联的意思是,有时候做原理图,不一定要先做CELL。

该用户从未签到

33#
发表于 2012-10-12 15:34 | 只看该作者
zhongyiwaiting 发表于 2012-10-12 10:16
. c+ x9 F( y5 z* J不明白你说的:可以先不做Cell(空着)...) a. ]) G/ b$ z1 Z4 y; k
能说详细些!!!

, w+ m# r  B! i4 h- v2 Z8 f就是创建Part的时候Cell栏可以先空着,这样无法做PCB,但不影响原理图设计和Package等操作。

该用户从未签到

34#
发表于 2012-10-12 15:38 | 只看该作者
xiesonny 发表于 2012-10-12 10:46
* F7 U' z0 `5 [, q8 rli_suny 已经说得很明白了呀。先不做CELL的意思是,只有SYM+PART就可以画原理图,编号,出清单了。
% a& K3 T0 V7 [+ J) ]# j. Q# c要做PC ...

) V  w1 g0 u* {$ j是的,还可以通过Part创建Cell,对BGA类器件有一些方便之处,可以不用手工输入A,B,C...,因为目前Exp还没有BGA Wizard。

该用户从未签到

35#
发表于 2012-10-12 15:42 | 只看该作者
冰妖石 发表于 2012-10-12 11:07
& \  T5 B2 L  P% {2 i& Q2007版本的我看到有,2005版本没有看到有。

* ?% r7 v- o& L: T2005没有这几个小灯,但CES和PCB的同步更新可以通过在CES保存设置来实现,而到了EE7.x,CES就没有保存按钮了,关闭CES自动保存,然后同步到PCB,这样操作起来比较麻烦,所以就通过这个灯来同步。

该用户从未签到

36#
发表于 2012-10-12 17:48 | 只看该作者
li_suny 发表于 2012-10-12 15:42
; ~* ]8 u+ n# n, `( U2005没有这几个小灯,但CES和PCB的同步更新可以通过在CES保存设置来实现,而到了EE7.x,CES就没有保存按钮 ...

  m, E% B( h2 n0 o& I  P# n8 }6 o# P明白了,谢谢!

该用户从未签到

37#
发表于 2012-10-18 13:02 | 只看该作者
本帖最后由 冰妖石 于 2012-10-18 13:03 编辑 7 k' E9 {1 k  a; s) m
li_suny 发表于 2012-10-12 15:42 ) L1 D2 b$ T4 T& g" w2 ]9 Z0 p
2005没有这几个小灯,但CES和PCB的同步更新可以通过在CES保存设置来实现,而到了EE7.x,CES就没有保存按钮 ...
: b1 ?9 \' f; h+ S" n
% x: I1 O. {' J" Q; I
大侠,请教几个问题:
  U0 g- L3 P, I! o3 P7 d1.在CPU里面的电源引脚我想多个引脚共用一个VIA过孔,怎么设置?如图,有的时候网络可以两个共用,有的共用后VIA过孔就没有了?$ n- e' X2 e* I5 B
2.差分线怎么会开来走线?

未命名.JPG (12.66 KB, 下载次数: 5)

未命名.JPG

该用户从未签到

38#
发表于 2012-10-18 16:20 | 只看该作者
冰妖石 发表于 2012-10-18 13:02
3 s7 J9 W' ~: y: w1 L大侠,请教几个问题:
/ c: o/ l3 e; J" E# K1.在CPU里面的电源引脚我想多个引脚共用一个VIA过孔,怎么设置?如图,有的时候 ...

& P; b5 ~8 j# s' L: S. q0 h8 a! l0 V6 }+ i, U& h* f8 @
1.最简单的方法就是把过孔先锁定,然后就不会被自动优化掉。( s! W$ \+ K2 U$ [
2.步骤如下:1)不选择任何网络前提下,点击F3进入布线状态,2)按住ALT键,3)选择网络进行布线。
9 i; y0 i' _. p这样,差分对可分开布线。

该用户从未签到

39#
发表于 2012-10-19 10:42 | 只看该作者
li_suny 发表于 2012-10-18 16:20 & F& ^# `+ f) @5 H0 L. M
1.最简单的方法就是把过孔先锁定,然后就不会被自动优化掉。
8 D6 S. Z. I( v1 |2.步骤如下:1)不选择任何网络前提下,点 ...

  ?* Y/ A8 p8 D谢谢!那如果我要把元件与走线一起移动有办法吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-11 19:55 , Processed in 0.125000 second(s), 21 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表