找回密码
 注册
关于网站域名变更的通知
查看: 1397|回复: 11
打印 上一主题 下一主题

DDR2的时钟线要不要加如下图的Termination Resistor

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-8-26 12:43 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
DDR2的时钟线要不要加如下图的Termination Resistor,看美光的资料上说要加(图中的R=100欧),但是发现很多板子上没加。如下图:

DDR2终端电阻.jpg (24.78 KB, 下载次数: 11)

DDR2终端电阻.jpg

该用户从未签到

2#
发表于 2012-8-26 20:11 | 只看该作者
可以预留

该用户从未签到

3#
发表于 2012-8-27 00:41 | 只看该作者
当然要加,差分信号就是靠这个电阻的电压差来识别0和1的。

该用户从未签到

4#
 楼主| 发表于 2012-8-27 07:34 | 只看该作者
part99 发表于 2012-8-27 00:41 ) D( [/ r! N' i6 L, K  n, v
当然要加,差分信号就是靠这个电阻的电压差来识别0和1的。

; k- h" {7 D0 B6 s$ m! P) T& S' ?* [1 B但是我发现论坛上很多设计的DDR的板子都没有加。。

该用户从未签到

5#
发表于 2012-8-27 08:39 | 只看该作者
可加可不加,如果分支比较短,DDR的速率又不是很高,不加影响也不大。主要是分离点阻抗匹配使用,如果不加的话,信号质量会差点。

该用户从未签到

6#
发表于 2012-9-2 23:48 | 只看该作者
学习了

该用户从未签到

7#
 楼主| 发表于 2012-9-3 07:27 | 只看该作者
Lecky 发表于 2012-8-27 08:39 & G" R7 ?* ?8 L* s" ~% P
可加可不加,如果分支比较短,DDR的速率又不是很高,不加影响也不大。主要是分离点阻抗匹配使用,如果不加的 ...

# Y3 h& ]& V8 i7 p# O3 `2 U这个电阻如何进行分离点阻抗匹配?

该用户从未签到

8#
发表于 2012-9-3 08:57 | 只看该作者
分离点是阻抗变换的地方,在那里挂一个同特性阻抗值相同的负载,减小反射
  • TA的每日心情

    2025-11-21 15:00
  • 签到天数: 58 天

    [LV.5]常住居民I

    9#
    发表于 2012-9-3 09:21 | 只看该作者
    可以不焊接,但是要预留,防止有的芯片在ddr clk的输入pin之间没有在芯片内部做上这个电阻,不过一般芯片都会有。嘿嘿预留是有很多好处的,即使里面有了,外面加这个电阻也很有效。

    该用户从未签到

    10#
    发表于 2012-9-3 10:55 | 只看该作者
    在dimm条的JEDEC标准中是要加的,但是如果你只带了一个颗粒或者走线很短或者没有阻抗变化,就可以不加。

    该用户从未签到

    11#
    发表于 2012-9-3 15:40 | 只看该作者
    蛮留着吧,DDR走T型拓扑的,分支又比较长时候,有时候会用到这个电阻,可以改善信号波形

    点评

    支持!: 0.0
    支持!: 0
      发表于 2012-9-3 23:39

    该用户从未签到

    12#
    发表于 2012-9-4 15:04 | 只看该作者
    嗯,加了好
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 22:33 , Processed in 0.156250 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表