找回密码
 注册
关于网站域名变更的通知
查看: 448|回复: 5
打印 上一主题 下一主题

FPGA PCIE硬件设计请教

[复制链接]

该用户从未签到

跳转到指定楼层
1#
 楼主| 发表于 2023-12-22 11:51 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请教一下在设计FPGA+PCIE的硬件设计时,PCIE2.0的4条lane连接到 Xilnx FPGA的有一个Bank上,那么lane的顺序在FPGA Bank的管脚上能调换吗?
. v, r1 e% `3 w3 M一个是从上到下0到3,一个是从下到上0到35 r, P- i7 b# `) l- W, b
这两种接法都是可以的吗?
$ C- R" F* d6 Z  @9 [& j

该用户从未签到

2#
 楼主| 发表于 2023-12-22 12:03 | 只看该作者
请问Xilinx 325的4条lane能连接到Bank115么
  • TA的每日心情
    开心
    2023-5-15 15:25
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2023-12-22 14:03 | 只看该作者
    Bank115是Xilinx 325中的一个I/O bank,它支持多种不同的I/O标准,包括PCI Express、SATA等。因此,Xilinx 325的4条lane可以连接到Bank115,以便在该bank上实现相应的I/O功能。
  • TA的每日心情
    开心
    2023-5-15 15:25
  • 签到天数: 1 天

    [LV.1]初来乍到

    4#
    发表于 2023-12-22 14:05 | 只看该作者
    连接Xilinx 325的4条lane到Bank115需要进行相应的配置和设置,以确保它们之间的正确通信和数据传输。还需要根据具体的应用需求和硬件设计来确定连接的具体细节和参数。

    点评

    如果是用的pcie的IP核呢,修改管脚可以吗?但是我看Xilinx官方的数据手册,对于PCIE的几条lane的位置都是有要求的  详情 回复 发表于 2023-12-22 15:00

    该用户从未签到

    5#
     楼主| 发表于 2023-12-22 15:00 | 只看该作者
    ad_gao 发表于 2023-12-22 14:05" |/ r1 o& F! q  H& ?
    连接Xilinx 325的4条lane到Bank115需要进行相应的配置和设置,以确保它们之间的正确通信和数据传输。还需要 ...
    4 T# j2 b1 O0 ~, t
    如果是用的pcie的IP核呢,修改管脚可以吗?但是我看Xilinx官方的数据手册,对于PCIE的几条lane的位置都是有要求的
    + K$ e/ k; G3 n3 t7 r6 r6 {

    点评

    每个人用的具体FPGA的型号都不同,尽量一器件手册为准  详情 回复 发表于 2023-12-22 15:56

    该用户从未签到

    6#
    发表于 2023-12-22 15:56 | 只看该作者
    aaaaaaaa1111 发表于 2023-12-22 15:00; f/ }; ~: L5 \% U
    如果是用的pcie的IP核呢,修改管脚可以吗?但是我看Xilinx官方的数据手册,对于PCIE的几条lane的位置都是 ...
    * ~' D: R. P" L) O5 O1 R0 Q7 K
    每个人用的具体FPGA的型号都不同,尽量一器件手册为准
    9 V$ y2 [$ ^: q4 j
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-19 17:10 , Processed in 0.156250 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表