找回密码
 注册
关于网站域名变更的通知
查看: 1296|回复: 11
打印 上一主题 下一主题

自己画的第一个PCB图,请前辈指点

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-5-5 18:20 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
由于是第一次画PCB很多细节都不是很清楚,希望前辈指点指点!在此谢谢了!

TQFP.rar

85.59 KB, 下载次数: 105, 下载积分: 威望 -5

  • TA的每日心情
    开心
    2020-1-7 15:34
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2012-5-6 09:12 | 只看该作者
    下不了{:soso_e140:}

    该用户从未签到

    3#
    发表于 2012-5-6 09:30 | 只看该作者
    重焊盘中心出线。等等》》》》

    该用户从未签到

    4#
    发表于 2012-5-6 11:16 | 只看该作者
    第一次画得还不错!
    2 b3 n0 J, G) L) K7 R4 Z/ J整体的意见如下:
    ) T- A- A& C# W  U7 [! Y# A3 ~2 CPCB,( P% O7 Z# k: H% x( S' w
    1. 板子的大小不对,去design->board shape重新定义;' k' A' }8 I2 t( M4 S1 ?
    2. 晶振靠CPU,不要走过孔,线走粗一点;
    $ O, [9 L$ c7 c- ~0 W4 e3. VCC的过孔太小,建议改大或多加一个;
    1 h! o/ t) g" j* @; q3 j# }. O) i4. CPU的数据线的拓扑结构有点差,如果是4M以下还无所谓,如果超过4M,建议走菊花链;4 v1 m  X$ T  D7 \( z
    原理图:
    , j4 z9 h! f1 P+ G1. CPU的VCC加退耦电容;
    $ L2 Y) |4 x. H2. 连接器加电容;
    " }3 P" d1 N/ _7 O% m* Q3. 整板加2-4个10uf的电容;
    9 O" n' w! ]; b! Z! l9 I4. 检查三极管的管脚是否和PCB一致;* C5 o% k( y' ?2 y/ Z9 H! |& N
    5. bell可能需要加个分压电阻;, z% j! w; h% E1 [& X" N
    6. 应该加个电源保护什么的;9 J, }# s2 e5 d* u! h4 Q( n$ e# W
    。。。。。。。

    评分

    参与人数 1贡献 +2 收起 理由
    77991338 + 2 很给力!

    查看全部评分

    该用户从未签到

    5#
    发表于 2012-5-6 12:00 | 只看该作者
    part99 发表于 2012-5-6 11:16 % I4 d4 a9 ^. ~
    第一次画得还不错!
    ) v$ a8 ~; @* u$ Y2 S整体的意见如下:
    ; P. A- L# j4 y! S- PPCB,
    - I+ `& s1 h6 D6 ~! U8 a
    补充: 带完整附件的提问方式很好。
    # h& L7 f! j7 R. R) A# j% D" e0 R/ ~7 D" O+ g6 M6 e' n
    需要补充PCB知识,位号丝印大小不一,由于对PCB行业不了解,小的丝印没有考虑加工能力(可到PCB制板厂网学习)
    6 h+ Z, y) l+ Z( \+ i5 A( w7 y# S( z& P  }+ `: Y
    课本中的电路很多都是原理性的简化的电路(有时省掉很多关键部分),实际应用中不能直接采用。
    * S2 r& H+ K$ u2 Y  o5 H) X/ n  B1 z* E建议多看些工程实例中的电路,比如图中的 复位电路,BELL电路(模拟电路分析需要加强)
    , ~$ i6 ?+ K2 o0 o& E* z4 f* L) R# Z# Y+ r
    曾略梳理过一些帖子,楼主不妨去看看(翻看帖子中提到的关联帖子)
    % o7 _$ {& _8 [5 K# }
    7 `# F* k4 P# f- t$ z9 L& m/ o2 n2 L6 E3 S- k% o4 }1 j
    用AD6.9画的一个很失败的板子,贴出来视众!!!!: S4 q5 F9 O/ s8 G& O$ x
    http://forum.pcbbbs.com/forum.php?mod=viewthread&tid=244399( u1 X4 L. i/ T( x/ K$ W

    该用户从未签到

    6#
     楼主| 发表于 2012-5-6 12:45 | 只看该作者
    由于没有PCB的概念所以出现了哪些问题也不知道!非常感谢各位前辈的指点!

    该用户从未签到

    7#
    发表于 2012-5-6 15:24 | 只看该作者
    到处都是高手,新人膜拜

    该用户从未签到

    8#
    发表于 2012-5-7 10:47 | 只看该作者
    很不错了呢,起码比我第一块PCB画的强{:soso_e110:}. 不过要注意,走线过程中尽量不要出现锐角,也尽量少的使用任意角度走线,出线方式要从焊盘中心出来.布局部分还能进行一些微调,能让PCB更加优化电气性的要求.

    该用户从未签到

    9#
    发表于 2012-5-7 10:54 | 只看该作者
    还有一点忘记说了,你GND的走线太细了,这样不行的,地信号上面的电流大小有时候并不比电源信号上的电流小,尤其是整版的电源入口处,GND上的电流也能达到一定程度的,如果GND太细,很容易烧板子的.

    该用户从未签到

    10#
     楼主| 发表于 2012-5-7 22:10 | 只看该作者
    那个我看别人一般都不连接地线,最后铺铜的时候直接连到GND上的

    该用户从未签到

    11#
    发表于 2012-5-12 11:47 | 只看该作者
    asdfghzxcv 发表于 2012-5-7 22:10 , G, M! O  }  @" C
    那个我看别人一般都不连接地线,最后铺铜的时候直接连到GND上的
    1 K6 [% ~& k( ?1 `' H
    新手往往忽略了 polygon connect 中的参数设置 宽度
    2 F4 ?) M8 b9 d
    7 m+ {. z  }, _! Z! l% n$ X0 i2 u3 d
    关于铺地,可参考帖子14#,15#,16#内容:* i( M/ i% K: E7 q/ L5 M
    / J2 E8 |: X4 k1 h& L- [$ z+ R  @6 G
    Altium designer 09 PCB覆铜与走线怎么连不上?0 p) l! L6 r5 j6 F9 l  }1 P
    http://forum.pcbbbs.com/forum.ph ... 8&fromuid=63313. x' N  F7 {+ v7 i6 q
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-4 21:01 , Processed in 0.093750 second(s), 30 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表