找回密码
 注册
关于网站域名变更的通知
查看: 275|回复: 2
打印 上一主题 下一主题

EMC-PCB 设计-布局分区

[复制链接]
  • TA的每日心情
    开心
    2020-9-1 15:42
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2023-3-23 09:25 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x

    ( |, R) E* Z  [1 K7 j: O一般PCB布局需要根据逻辑功能进行分区,包括:(1)高速信号,时钟,时钟driver;(2)(2)内存;(3)中低速信号;(4)视频信号;(5)音频等低频模拟电路;(6)I/O buffer;以及(7) I/O连接器和共模滤波器等;. X0 T  k; L9 C0 T9 ?) }9 W( _* s. L3 L
    合理的分区布局需要注意以下几点,高速信号和内存不应该位于I/O区域附近。crystal或者高频晶振应该靠近IC放置,并远离电路板的I/O部分。I/O drivers 应位于连接器附近,视布线和低频模拟电路布线应该靠近IO连接器,尽可能不要经过高频数字区域。适当的划分将最小化线长度,提高信号质量,最小化寄生电容,并减少PCB辐射和受扰程度。
    0 P0 l7 e' f" Y; t2 R
    4 C% |2 V% c( X+ i: D6 @& N0 F

    该用户从未签到

    2#
    发表于 2023-3-23 15:42 | 只看该作者
    地的分割也很重要; |$ T  a" r3 O' }3 k* D
    模拟地,数字地,还有高速信号

    该用户从未签到

    3#
    发表于 2023-4-18 10:27 | 只看该作者
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-13 07:16 , Processed in 0.093750 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表