找回密码
 注册
关于网站域名变更的通知
查看: 2079|回复: 15
打印 上一主题 下一主题

叠层问题,请指教!!!!!!!!!!!!!!!!!!!!!!

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-3-27 15:25 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
叠层需求是3个高速层 ,2个PWR PLANE。请问,下面叠层是否合适呀? 具体参数后续调整,目前先确定下面这个叠层有啥缺点没,适合制作不。
" X' Q+ o( p/ O" Y/ [1 H+ b7 i5 L2 M3 W先谢谢大侠们了 ~~0 c1 P4 C- ]/ Q. z% a9 x4 H
TOP
, @  z6 A0 p7 Z& }L2_GND8 Q& \& `+ Y- \7 v) j' \' {! A
L3
1 s$ }1 \5 A# L4 X7 j1 K) V5 AL4_GND( T/ x7 Y' a- H. F
L5' l/ y( Z$ r  o* s
L6_PWR5 Z' t7 B% z$ [0 d( j
L7_PWR% {9 }0 d" p: x' [$ N
L8
% d( _$ V" O) c+ aL9_GND
+ w9 [3 E" S  n' I  u5 fBOTTOM

点评

10层太浪费了。 高速线对GND 层电源层 参考来计算阻抗匹配,的所谓叠层结构,关键就是每一层高速线靠近的参考层 之间的距离控制,在距离一丁点条件下根据阻抗设置线宽间距  发表于 2012-6-8 03:15

该用户从未签到

2#
发表于 2012-3-27 15:33 | 只看该作者
sgspsspsgs
6 d# y: c! y3 u$ B4 ]sgsspgssps2 N4 u- I+ I1 I  r: N
sgspsgpsgs$ I, E* T% c1 L0 y, v0 H. g. `
ssgpsspgss& W- r4 ^! E6 O; H$ F

该用户从未签到

3#
 楼主| 发表于 2012-3-27 15:35 | 只看该作者
... 求高手出现~

该用户从未签到

4#
发表于 2012-3-27 16:33 | 只看该作者
我还没搞过10层板呢

该用户从未签到

5#
发表于 2012-3-27 16:40 | 只看该作者

该用户从未签到

6#
发表于 2012-3-27 16:41 | 只看该作者
这是别人的例子

该用户从未签到

7#
 楼主| 发表于 2012-3-27 16:48 | 只看该作者
eins_0 发表于 2012-3-27 15:33
1 p2 \/ Z  X1 osgspsspsgs
, W& ?! ?2 n) k) [% gsgsspgssps
7 I2 k  r& }  P( X/ ]; m5 u( usgspsgpsgs

/ O( J# y; C8 h1 W9 S& F/ X0 u 谢谢~~{:soso_e113:}

该用户从未签到

8#
 楼主| 发表于 2012-3-27 16:49 | 只看该作者
nekita92 发表于 2012-3-27 16:41
% e9 Y- D( c# n5 Q  z. C2 `8 n/ g这是别人的例子

8 M& p. d# t0 v. O) ?) j 嗯,对称的叠构比较好弄,还是谢谢啦~{:soso_e181:}

该用户从未签到

9#
发表于 2012-3-28 13:47 | 只看该作者
TOP
  M* ^  \/ D, N8 k; BGND% n, `5 A! R1 `! X. v
L37 C- m1 v# N, v1 ?# \# [# {. _: R
L44 _& O3 T$ m( Z2 l# M, M0 Y" ^
GND' B# f: G! v4 ?7 @
POWER9 f5 m6 Y9 j" g. B0 l7 o  \
L7. p! k! ~8 A9 W* h: m+ W! Q& f) v
L8
* _/ ]' N' C0 p! V4 K0 H. ?1 |7 IGND
* }6 f5 o. I# o; S! I5 F& o% H' i$ iBOTTOM
2 E8 b4 D$ V4 M. RL7不要走高速就可以

该用户从未签到

10#
 楼主| 发表于 2012-4-2 12:17 | 只看该作者
qinchenxiaoxiao 发表于 2012-3-28 13:47 : @+ h  W/ ^* G4 m
TOP
' t8 k5 J$ a* k" wGND; `7 p7 F; [9 A& F8 K4 X% T
L3
' f* L* H# q2 v+ F; \- V# n1 E
谢谢你的回复,
, l8 q1 s' P" R4 v3 L* J2 P" V4 n: `+ K, `" O% e  w
不过我这边需要2个pwr plane 哦  ,呵呵。

该用户从未签到

11#
发表于 2012-4-11 18:27 | 只看该作者
两个power层怎么可以放在一起,晕

该用户从未签到

12#
发表于 2012-6-7 11:13 | 只看该作者
3 G6 @' L# o+ M3 k
请高手多指教,学习了
  • TA的每日心情
    郁闷
    2023-12-19 15:32
  • 签到天数: 230 天

    [LV.7]常住居民III

    13#
    发表于 2012-6-8 10:34 | 只看该作者
    本帖最后由 WZS_PCB 于 2012-6-8 10:36 编辑 & X7 F# V, X4 r% U8 ]

    ) ~0 t6 D$ o0 C& k4 W5 A" S结构最好对称,可以5,6层做power,这样用一个1盎司铜箔的core增强载流。sgssppgsgs或者sgsgppssgs

    该用户从未签到

    14#
    发表于 2012-6-8 22:12 | 只看该作者
    网上有关于PCB厂家推荐的叠层结构的文章,可以去找找
  • TA的每日心情
    开心
    2025-8-12 15:02
  • 签到天数: 448 天

    [LV.9]以坛为家II

    15#
    发表于 2012-6-9 17:37 | 只看该作者
    像你那个叠构应该没问题啊!走线层都是高速!L5与L8如果有DDR的线最好在power也做上参考的GND
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-9-4 06:35 , Processed in 0.140625 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表