找回密码
 注册
查看: 2038|回复: 15
打印 上一主题 下一主题

叠层问题,请指教!!!!!!!!!!!!!!!!!!!!!!

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-3-27 15:25 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
叠层需求是3个高速层 ,2个PWR PLANE。请问,下面叠层是否合适呀? 具体参数后续调整,目前先确定下面这个叠层有啥缺点没,适合制作不。 5 D+ ]0 ]0 A3 I7 z
先谢谢大侠们了 ~~. I: Y+ n$ E. Z2 X9 a+ o
TOP
3 l6 C  v+ L, |: J+ ZL2_GND
0 W7 Z8 A# j' x8 wL3
; H. @4 P* |) }! W6 j' nL4_GND
8 Y, t  v$ e' @1 P2 RL57 s0 o9 C& G# R0 Z
L6_PWR, y; I9 y& T  X
L7_PWR
: s# V0 O7 [2 Q) }L8  m4 O( ~, h' \% ]( x0 @
L9_GND
: v" d$ z; c* e3 jBOTTOM

点评

10层太浪费了。 高速线对GND 层电源层 参考来计算阻抗匹配,的所谓叠层结构,关键就是每一层高速线靠近的参考层 之间的距离控制,在距离一丁点条件下根据阻抗设置线宽间距  发表于 2012-6-8 03:15

该用户从未签到

2#
发表于 2012-3-27 15:33 | 只看该作者
sgspsspsgs9 S8 v; @2 V1 D3 g
sgsspgssps
; H9 X+ i( C+ ]sgspsgpsgs
# r5 f  T! f% F1 Z; H' f7 j5 u- rssgpsspgss& `- R' x2 ?2 F1 b0 R# j) G

该用户从未签到

3#
 楼主| 发表于 2012-3-27 15:35 | 只看该作者
... 求高手出现~

该用户从未签到

4#
发表于 2012-3-27 16:33 | 只看该作者
我还没搞过10层板呢

该用户从未签到

5#
发表于 2012-3-27 16:40 | 只看该作者

该用户从未签到

6#
发表于 2012-3-27 16:41 | 只看该作者
这是别人的例子

该用户从未签到

7#
 楼主| 发表于 2012-3-27 16:48 | 只看该作者
eins_0 发表于 2012-3-27 15:33 ! y. T5 D" p. M4 |
sgspsspsgs. `9 X+ q4 H% k. H! P6 T
sgsspgssps, ~) U) @# e* x% [6 a
sgspsgpsgs
: V" V( X" d; N, u; a
谢谢~~{:soso_e113:}

该用户从未签到

8#
 楼主| 发表于 2012-3-27 16:49 | 只看该作者
nekita92 发表于 2012-3-27 16:41
# p9 S/ o8 ]5 h/ W+ x这是别人的例子

  n; \1 {0 Q: N  ]/ S, d9 ^ 嗯,对称的叠构比较好弄,还是谢谢啦~{:soso_e181:}

该用户从未签到

9#
发表于 2012-3-28 13:47 | 只看该作者
TOP' u) D* V, J: M+ x/ _4 t  ~2 e
GND
/ ~, A  ^# i. L. {+ x4 B! sL3* O$ n+ L' D& L4 n  U
L4( ~0 N+ c, h8 ?7 m% b' v8 |3 X
GND1 }2 ^1 w+ A! ~( m2 d# z. `$ r
POWER
1 ?! A/ Y; P$ [% P( {1 u8 ]7 @$ ?L7$ N- B0 f  v: h6 J3 {8 y0 ]/ c
L8
5 w; o9 @' K+ s- SGND0 G5 J! K6 I  G' o4 Q6 H
BOTTOM
5 I7 C' g  p4 c2 _. C8 v! bL7不要走高速就可以

该用户从未签到

10#
 楼主| 发表于 2012-4-2 12:17 | 只看该作者
qinchenxiaoxiao 发表于 2012-3-28 13:47
3 Y# N8 e+ o" R! v5 QTOP
6 Z6 T6 Q+ q# QGND
5 R4 h7 o+ M0 P& W' ~# WL3
7 f' C9 ?( G& ?# h' p% m  p! C0 {/ [
谢谢你的回复, , y7 u& P9 k+ l/ J

- u8 R# j4 z" v  b9 \2 p8 a* l不过我这边需要2个pwr plane 哦  ,呵呵。

该用户从未签到

11#
发表于 2012-4-11 18:27 | 只看该作者
两个power层怎么可以放在一起,晕

该用户从未签到

12#
发表于 2012-6-7 11:13 | 只看该作者
2 J' N, b1 v! p% q  n
请高手多指教,学习了
  • TA的每日心情
    郁闷
    2023-12-19 15:32
  • 签到天数: 230 天

    [LV.7]常住居民III

    13#
    发表于 2012-6-8 10:34 | 只看该作者
    本帖最后由 WZS_PCB 于 2012-6-8 10:36 编辑
    8 A" m$ E0 z3 V# H8 u. F
    8 r& f7 u2 `$ }5 l" m结构最好对称,可以5,6层做power,这样用一个1盎司铜箔的core增强载流。sgssppgsgs或者sgsgppssgs

    该用户从未签到

    14#
    发表于 2012-6-8 22:12 | 只看该作者
    网上有关于PCB厂家推荐的叠层结构的文章,可以去找找
  • TA的每日心情
    开心
    2025-5-29 15:13
  • 签到天数: 416 天

    [LV.9]以坛为家II

    15#
    发表于 2012-6-9 17:37 | 只看该作者
    像你那个叠构应该没问题啊!走线层都是高速!L5与L8如果有DDR的线最好在power也做上参考的GND
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-31 06:22 , Processed in 0.093750 second(s), 30 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表