找回密码
 注册
关于网站域名变更的通知
查看: 7644|回复: 42
打印 上一主题 下一主题

谁能教我学布layout DDR/DDR2板?

  [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-2-4 01:50 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如题!今年出去找工作,总是碰到应聘公司的问有没有布过DDR/DDR2的板?汗呀?这又不是天生就会的,这几天给我碰到了,没法子,看来还是先回来充充电再说了!要是有有经验的大师们出来指点一些就好了!

该用户从未签到

2#
 楼主| 发表于 2012-2-5 21:05 | 只看该作者
自家的沙发自己还是先坐一下吧!

该用户从未签到

3#
发表于 2012-2-5 23:30 | 只看该作者
只能支持下,我太水了

该用户从未签到

4#
发表于 2012-2-6 10:04 | 只看该作者
我理解你现在的心情。我给你说下我的经验:* Z5 T) Z: t* V
自己首先要有高速信号布线的经验,你至少需要掌握:) {1 H! j. j/ p5 m: p
参考平面的理解,阻抗线的理解,用polar计算。蛇形线的走法(注意串扰,遵循3W原则)。走线拓扑结构的认识理解。跨平面尽量避免,那会让你死的很惨。DDR2/3的datasheet仔细阅读,主要看layout guide部分。还要懂一点ddr时序,对处理时钟,数据,地址的长度会有很好的理解和帮助。" ^$ }6 ^6 C" s" m! ^1 ^1 M. P( I
然后把PADS 软件中如何 pinpair等长弄清楚,这个很重要,后面设计中要大量运用,比如两片DDR的,如何实现到每片DDR的pinpair等长。针对等长等问题理解并熟练运用class 和group的设置。对几组差分如何实现等长,要会操作。 PINpair等长,差分对等长,两根线长要控制在5mil之内。0 N0 C% ?5 [+ D1 M
我用了半年时间,才基本弄清楚。画了2块4片DDR2和DDR3的,现在还在学习中!

点评

支持!: 5.0
支持!: 5
谢谢!  发表于 2012-8-7 15:03

该用户从未签到

5#
发表于 2012-2-6 10:07 | 只看该作者
补充一点:终端电阻的位置摆放也是有讲究的,靠近主芯片还是DDR,是在走线中间,还是放在走线的延长线上。仔细理解终端电阻的意义。

该用户从未签到

6#
发表于 2012-2-7 08:01 | 只看该作者
首先是要有一定的高速信号线的走线和布局经验,其次知道各种存储芯片的工作原理,至少是过程,工作的频率是多少,这个对后面的做等长很有帮助,不同频率的芯片走蛇形线做等长的范围不同,还有就是要懂得使用什么的拓扑结构,一般来说除了DDRIII多片存储器相连的都是使用远端分支,就是像T一样的。
  • TA的每日心情

    2020-7-22 15:08
  • 签到天数: 1 天

    [LV.1]初来乍到

    7#
    发表于 2012-2-7 18:30 | 只看该作者
    学习中

    该用户从未签到

    8#
    发表于 2012-2-8 11:33 | 只看该作者
    顶一下!$ Z7 m/ W8 q! I5 Q4 p! `
  • TA的每日心情
    擦汗
    2025-5-21 15:07
  • 签到天数: 18 天

    [LV.4]偶尔看看III

    9#
    发表于 2012-2-8 16:30 | 只看该作者
    我也很想学高速这一块的,可是现在的工作无法接触到,画的板子都比较简单,想换份工作,可没有相关的经验没有公司愿意要,只能到处看点相关的资料,进步很慢,苦恼!

    该用户从未签到

    10#
    发表于 2012-2-8 17:28 | 只看该作者
    你的DDR速度有多快,我们经常LAYOUT 类似的东西,我们时钟速度是396M

    该用户从未签到

    11#
    发表于 2012-2-8 17:31 | 只看该作者
    时钟线与地址线等唱,线间距超过三倍线宽,同组的数据线与数据控制线等长,各组数据线间长度不要超过1000MIL; k) L: v! ^- Q9 F( Y

    该用户从未签到

    12#
    发表于 2012-2-8 17:31 | 只看该作者
    这是两颗DDR2的LAYOUT 的走线方法

    该用户从未签到

    13#
    发表于 2012-2-9 13:49 | 只看该作者
    去年论坛举行了两次关于DDR的PCB设计培训,论坛有很多朋友都参加了.
    6 u! P& P* O7 O# X- T
    9 X& \( t9 {& p) E/ v在论坛上也有关于DDR的资料,可以搜索一下.
    1 L; p$ j+ T) d) e: S) i4 N1 s( E* k" o/ I; Q6 M$ U
    我周末会在深圳宝安福永,如果你有时间,可以来找我一起交流.

    该用户从未签到

    14#
    发表于 2012-2-22 09:49 | 只看该作者
    请问JIMMY我在福永这边工作,现在在学这样的高速板设计,并有一个项目要修改,请问你怎么联系到你?3 @% x% S3 W5 Y. K. e/ r
    QQ:1430874248

    该用户从未签到

    15#
    发表于 2012-2-22 10:19 | 只看该作者
    同样的苦恼·····想学高速设计,天天画两层。太没难度了,四层都不会,悲剧中。没有接触过等长,没有接触过差分。没有接触过DDR。悲催。还画了差不多一年半的板子。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-1 15:15 , Processed in 0.140625 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表