找回密码
 注册
关于网站域名变更的通知
查看: 133|回复: 1
打印 上一主题 下一主题

影响PCB打样的阻抗因素有哪些?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-7-20 16:16 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
  影响PCB打样的阻抗因素有哪些?

' o. ^9 O0 s9 R) s
  电子器件传输信号线中,其高频信号或者电磁波传播时所遇到的阻力称之为特性阻抗。在PCB打样中,当高频信号于板材上传输时,PCB的特性阻抗值必须与头尾元件的电子阻抗匹配;一旦不匹配,所传输的信号能量将出现反射、散射、衰减或延误现象,严重影响信号完整性。在这种情况下,必须进行阻抗控制,使PCB的特性阻抗值与元件相匹配。
: h4 c' ?# w9 e+ j$ K2 c% s5 O
  从PCB打样的角度来讲,影响阻抗的关键因素有:
  W-----线宽/线间:线寬增加阻抗变小,距离增大阻抗增大;
  H----绝缘厚度:厚度增加阻抗增大;
  T------铜厚:铜厚增加阻抗变小;
  H1---绿油厚:厚度增加阻抗变小;
  Er-----介电常数:DK值增大, 阻抗減小;
  Undercut----undercut增加, 阻抗变大。

  c7 `9 k* a  q# e
  注:阻焊对阻抗也有影响,只是由于阻焊层贴在介质上,导致介电常数增大,将此归于介电常数影响,阻抗值大约会相应减少4%。
  特别说明:在PCB打样中,阻抗控制属于特殊工艺,技术难度较大,导致一些PCB厂家嫌麻烦,不想做或比较少做。
% H9 a8 r7 o, H  ?2 l" k: @# ~

该用户从未签到

2#
发表于 2022-7-20 16:59 | 只看该作者
线宽、铜厚、PP、介电常数
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-16 23:00 , Processed in 0.078125 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表