|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
感谢这个论坛,之前老下载了,今天也贡献一个,为广大爱好者服务。
" l+ z3 J# O1 ~' P1 Z, D希望这个能给大家带来用处。! I( n/ C0 U( D- k$ ~
这个板子有原理图和pcb,allegro格式的。
2 D4 }- Y j9 }
- v2 _: q7 {$ I' Y2 J9 q7 c开发套件组成
( ~7 w: B! r4 R: {5 Q8 ]5 Y0 R% W4 Z. L: [& y# G0 g! S4 F- u
Stratix IV GT版收发器信号完整性开发套件包括:8 _" ?/ n3 e0 r: R/ b3 U
~; S( B; ]' o& C0 Z$ Z" YStratix IV GT开发板1 i! p+ j# Z4 X, W0 y
安装的器件
! u7 q8 T2 V, E4 h. R3 }EP4S100G2F40I1N" y2 A# L! m* I
配置状态和设置单元
! v& J3 D4 _9 E8 y* l6 E9 wFPP配置5 Y4 k+ L+ k: H1 x4 j
嵌入式USB-BlasterTM下载电缆
3 W( T$ F+ }: ?# q8 M时钟
; a4 J& B) { s0 _) B! e% j! v! D' j板上时钟振荡器:50 MHz, 100 MHz, 644.53 MHz和706.25 MHz
) U# K8 h$ L0 r1 ]3 R' b1 ASMA连接器,为收发器参考时钟提供外部差分时钟。, P* e& @. t. y0 u' ?3 F
通用用户输入/输出: |( I, b# \* s7 W0 }6 B! R. a x
DIP和按键式开关) ?( N! y' ` d$ h: v9 l0 ^
LED! L+ }0 T7 D% @# x, [$ s- P
LCD
& L$ i" X' }( d3 Q% ^存储器件
' r' r7 @0 u* N5 W64-Mbyte同步闪存(主要用于FPGA配置)
, X$ h, q, y# n) z" G) W元件和接口. P1 N1 d) r' p1 n% P7 z( A. [) p
6个与SMA连接器连接的全双工收发器通道' J& {& b# f& C/ x6 J6 D" c" W
所有通道都支持11.3-Gbps数据速率8 O! k$ R: [) u' D& C
6个与FCI Airmax连接器连接的全双工收发器通道8 j! B: C7 I0 r9 n$ g& q7 w
收发器相关电源功耗测量电路0 r& F5 _$ q# V
可以通过香蕉型插头提供所有(唯一)电源电压" r! c4 q% S+ h; e+ H* ?8 J
温度测量电路. x; e( k7 b# W4 V# q
管芯温度
/ x! C# L1 j( y1 E4 I: n) u$ f环境温度
% }4 V, H+ O& t* Q% e/ D, w6 ^RJ-45插头和10/100/1000Base-T以太网PHY+ s- h. e+ z8 Q- S7 l Y0 a" f
背板在6.5 Gbps时的驱动能力. t6 S5 e% I$ Z5 J+ Q
收发器信号完整性开发套件通过FCI连接器插头直接与FCI背板(不包括)连接) k1 A' [8 |/ s7 b. s& z
结合另一块信号完整性开发套件或者FCI子卡(不包括)进行全面的端到端背板通道分析
! w. j, s" `4 p. d9 l, \应用软件GUI
) p) R+ m) P' S( M; X% g$ z' e与平台无关
1 k9 _3 r7 {. F$ L3 y通过JTAG与PC连接
6 v7 b6 ^- ~4 x嵌入式Blaster* y8 \0 {& ?( d& M: Y
用户可控1 ~4 u1 o9 p. V/ ]( M/ U
VOD和预加重设置
) ?2 X) u2 z4 a, A8 ~+ r) H4 d均衡器设置9 d1 ?8 ~5 {. r: L9 L. D; \
测试码型' Z- k8 V! S/ y: x+ ~8 ~% W! Q, c
状态指示器
0 I% h. m. I, j. ^误码数量7 J4 I$ j" V- h+ T6 n0 d K
BER
% s& _. V# T+ n# {+ Z锁定信号: B9 q1 v# o& c' W# i6 H
EyeQ在器件接收器重建眼图,监视均衡后的信号完整性(高达6 Gbps)
& E, S s+ c% n g ' ^6 {% I& T, n" Y- u1 t7 J8 Q
& A9 B0 G) z# y4 a4 e, P |
|