找回密码
 注册
关于网站域名变更的通知
查看: 778|回复: 1
打印 上一主题 下一主题

[Hspice仿真] Hspice仿真电路不收敛解决办法

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-11-30 14:23 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

' t; e- f9 l% Z" j- W1 s
$ A( G0 C5 ]6 j8 g, M

/ O0 ~1 u% M, ^' V7 n$ A* B- q2 k- fHspice仿真电路不收敛,说白了就是就是计算机解矩阵解不出来了。, r5 h7 U' F& K8 M# z* {3 I8 P
不收敛的原因可能有三个方面造成:  n: P8 g1 c0 H
(1).hspice的计算上面.以上换算法,换options都是根据这一点来的。一般说来,这样的情况占绝大多数
* [) v; z2 x3 y' u/ f  {) i; e) W7 G(2).Model的问题。比如产生负的电导,或者模型不连续性造成。! {+ j' P: c# m3 v/ R( }& N! e
(3).电路本身问题
4 g3 N7 D* ^4 G* V/ Q 比如网表不完整,有悬空点;反馈不正确(不一定都不收敛,hspice的parser 部分对这种情况只给warning,不给error message)等等。电路本身的问题属于设计上的了,具体只能自己分析。对于hspice运行通过,功能性能都过的去,一般多运行些corner 情况, worstcase情况或者做 MonteCaro分析,有问题的话应该可以抓出,没问题的话,流片后出问题概率也不大。
* y8 \  n+ \8 E4 t" n+ p. ^6 O' o6 z# [/ U! L
解决的办法可以通过以下各种手段:

  y0 e/ I- I0 q& v; U; u4 H (1).换个算法
2 k. N* K  W+ _( J6 o8 N) v/ \  hspice提供两种基本算法,Gear和Trap.学过数值分析的应该明白这两种解方程的方法。默认值是Trap,遇到不收敛问题一般先换个算法看看,更改为Gear.方法是加一个:.options method=gear        不过这个换算法能解决的情况不是很多。假如画出解方程的那个图形来看,是需要恰好避开那个不收敛的点才能解决。因此有一定凑巧性。& T9 O9 M/ [/ k, x+ G
(2.)改变tolerance.                  
2 @% f! r8 [3 ]& [3 r* \* |  计算机解方程时,都是设定一个容忍度。这个容忍度可以是叠代次数,可以是精确度,可以是计算时间,而且还可能和accuracy配合起来,有大概20个tolerance可以更改。根据不同的需要,看一下需要改哪个。hspice有个附带的options table,非常好用。5 Z0 u5 D; B" O, y
(3).改变步长
" E* W0 T" ^: G" a9 r7 _  相信大家看到的最多的是intenal timestep too small这个提示。内部时钟间隔太小。这个timestep不是所设定的分析step,不过那个step也是timestep的一个因子.影响timestep的因此很多,有12个之多。(比如数值变换平缓时,timestep自动取的大些以增快仿真时间)更改timestep的方法也可以查上述options列表.
5 i: e# R- ~% l( [(4).改变初始条件
* d' q7 n- ~; j4 r( h  用.ic设定。方程解不出来,就改变一下条件。使用得当一般不会影响结果.
- F- ~0 }8 X  }(5).在一些节点加很大的电阻(不影响电路性能),来改变节点方程。这种方法不会影响电路的模拟结果。
/ l, X+ Q+ ~/ t; I( j7 j; Y(6).在.option 语句中加入改善收敛的语句。
) y+ p/ ^' S5 C5 c: Q. w& |比如对收敛精度降低迭代次数加大等。其中的参数有RELVDC,RELH,CONVERGE,DCON等。在hSPICE的手册里有很多改善的措施,可以看DC or AC中CONVERGENCE那部分。HSPICE在模拟的速度,精度,收敛性三方面进行折衷。# ]7 O9 a0 o( [0 C
其中常用的是: 对每个节点都加一个很大的电阻或电容。) O/ S: |% X% c* d7 J
       .OPTION  GSHUNT=1E-11 CSHUNT=1E-11等。但这会降低模拟精度。
" @3 e! H% c# e  n8 @! Q(7). 改变电源的波形。在电路起动时让恒流源缓慢上升。在HSPICE中也有这样的OPTION,不过你可以自己来改。在不影响电路的情况下这种方法对收敛的改善最好。
# I* M/ ~1 L; x(8).改变电路& g+ w6 L5 G+ {
  去掉或者替换一些没什么用的部分。可以加个非常小的电阻比如1u欧姆(等于加了个节点,方程维数多了一个)。- I; f* N; j9 z4 ~% z3 |

' ^, {/ L7 c& e/ ^" a$ a
  • TA的每日心情
    开心
    2022-1-29 15:07
  • 签到天数: 2 天

    [LV.1]初来乍到

    2#
    发表于 2021-11-30 15:03 | 只看该作者
    改变电源的波形。在电路起动时让恒流源缓慢上升
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-19 17:52 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表