找回密码
 注册
关于网站域名变更的通知
查看: 481|回复: 1
打印 上一主题 下一主题

请问各位大神,如何设计一款符合EMC的电路板。

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-9-16 11:47 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请问各位大神,如何设计一款符合EMC的电路板。有没有一个具实实施的步骤?& @6 W- X; v# g* L

该用户从未签到

2#
发表于 2021-9-16 13:23 | 只看该作者
一、EMC设计的三大规律9 x  z) T! ^5 N/ ?4 `
; `2 `6 J( |2 D* H/ r$ Y
规律一、EMC费效比关系规律: EMC问题越早考虑、越早解决,费用越小、效果越好。
  |, `4 W, b+ v9 M, R7 J0 k0 o, }0 A# W* d* z/ @
在新产品研发阶段就进行EMC设计,比等到产品EMC测试不合格才进行改进,费用可以大大节省,效率可以大大提高;反之,效率就会大大降低,费用就会大大增加。* v# T+ T9 }" f8 {2 v% P- M
经验告诉我们,在功能设计的同时进行EMC设计,到样板、样机完成则通过EMC测试,是最省时间和最有经济效益的。相反,产品研发阶段不考虑EMC,投产以后发现EMC不合格才进行改进,非但技术上带来很大难度、而且返工必然带来费用和时间的大大浪费,甚至由于涉及到结构设计、PCB设计的缺陷,无法实施改进措施,导致产品不能上市。
+ ~' I& @! \0 B/ j
4 A% h" d$ H8 h' p0 d7 x* g1 U- }& z规律二、高频电流环路面积S越大, EMI辐射越严重。7 h/ \8 S" s" ]( i% t
- o- E) o1 n: W3 F; t3 c5 X/ V- u
高频信号电流流经电感最小路径。当频率较高时,一般走线电抗大于电阻,连线对高频信号就是电感,串联电感引起辐射。电磁辐射大多是EUT被测设备上的高频电流环路产生的,最恶劣的情况就是开路之天线形式。对应处理方法就是减少、减短连线,减小高频电流回路面积,尽量消除任何非正常工作需要的天线,如不连续的布线或有天线效应之元器件过长的插脚。
' B# ~9 z" m- `+ W) @1 L0 y( k3 U' h$ |# }/ d6 [: _' B" O
减少辐射骚扰或提高射频辐射抗干扰能力的最重要任务之一,就是想方设法减小高频电流环路面积S。
; X% F2 F& ^, Q7 [: D9 ~- W
. |; Y4 F3 F; `4 h规律三、环路电流频率f越高,引起的EMI辐射越严重,电磁辐射场强随电流频率f的平方成正比增大。
* b5 `, n0 N. o) Y* K0 s+ B9 @* `: d- c& j* p4 M5 w0 q
减少辐射骚扰或提高射频辐射抗干扰能力的最重要途径之二,就是想方设法减小骚扰源高频电流频率f,即减小骚扰电磁波的频率f。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-19 01:13 , Processed in 0.093750 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表