找回密码
 注册
关于网站域名变更的通知
查看: 1814|回复: 2
打印 上一主题 下一主题

[仿真讨论] 选择连接器的学问!(转载)

[复制链接]
  • TA的每日心情
    开心
    2019-12-3 15:20
  • 签到天数: 3 天

    [LV.2]偶尔看看I

    跳转到指定楼层
    1#
    发表于 2011-4-22 09:17 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    本帖最后由 Allen 于 2011-4-22 09:22 编辑
    " v3 K1 \+ Q, ?; F  u' G
    + `2 o' @% ^  i: M( V0 P在高速电路设计中,(中国)设计工程师通常不是特别了解连接器的互感特性在改进信号完整性设计中的作用,本文将探讨连接器设计和选择中最难解决的问题:并发开关噪声,并且揭示并发开关噪声对高性能系统中使用的连接器和封装规格指标的影响。
    7 N7 e" i" j9 \& q( L4 v. _) g  q
    5 H, r) @7 R; d, Y# {人们总是认为系统中所有的工作都是由IC来完成的,当然也包括相应的软件。而类似于IC封装、电路板、连接器、电缆以及其它的离散元器件等 无源器件只会降低系统性能,扩大系统尺寸和增加系统成本。所以,系统中互连以及元器件的选择和设计实际上就是将这些成分对系统造成的影响降到最低。因此大 多数的IC设计师通常将系统中不连接的所有部分(这通常是PCB设计师所涉及的内容)归结为寄生成分这样一个笼统的范畴。. L: i8 \) }0 I7 R9 H7 [6 [
    选择IC器件时,除了选择合适的元器件以外,后续的电路板布局布线工作还要符合下列设计规则:1. 受控阻抗的PCB线;2. 分支线上的信号延时小于最快信号上升时间的20%;3. 不连续性时间延时小于最快信号上升时间的20%;4. 相邻PCB线具有足够的间距,确保信号串扰控制在可以接受的电平上;5. 合理的PCB分层设计确保相邻的电源和地平面层之间的介质很薄;6. 每一个信号线下面都有连续的信号返回路径。
    - T+ l! w3 O% A1 P: ~3 g  Y2 U; I' J. V# ]. F/ J2 O; `
    即便PCB的布局布线做得非常好,事情仍然没有那么简单。高性能系统中的每一个成分都需要优化,确保符合整个系统在成本、性能和开发进度等方面的要求。高性能的系统设计是一个环环相扣的链,每一个环节都必须符合要求,方能保证整个系统符合产品性能规范。
    1 I0 ~: N7 n' H+ Q; i8 k5 i% O4 c  q6 C. \$ i) j
    系统中的其它因素将如何影响系统性能?可能的问题通常可以归结为两种类型:时序问题和噪声问题。信号完整性既包括时序问题也包括噪声问题,然而噪声问题更显突出。
    5 V5 _$ K" t# H( J8 l0 }% k " F, M( ~* V3 f
    : S' }2 S4 d. e: ]' n6 y
    图1所示为互连和元器件导致的信号完整性问题的四种类型:1. 单根网络的信号质量;2. 两根或者更多网络之间的信号串扰;3. 电源分布系统中的噪声;4. 系统中元器件对外的电磁辐射。
    1 D% s9 ^; j* o4 i0 g1 A- a$ k6 B. Y1 G4 ^$ N
    除非特别关注,并且项目一开始就着手考虑了这些问题,否则上述四种类型的问题就会出现在高速产品中。本文将探讨连接器(也包括IC封装)的 设计和选择中最难解决的问题:并发开关噪声(simultaneously switching noise),并且揭示并发开关噪声对高性能系统中使用的连接器和封装规格指标的影响。
    1 V: @6 ^6 J* o2 N, c" P7 O3 h( k- A/ ]/ |; V6 ~, Z9 l
    并发开关噪声 . S8 i% y/ `; ~8 x

    ' B& X9 c6 i8 d& w对连接器和IC封装来说,开关噪声方面的高速性能要求是最难满足的。开关噪声 属于信号串扰,主要是由于连接器和IC封装中相邻环路(由信号与返回路径构成)之间的互感导致的。要使开关噪声幅度最小,必须确保相邻的信号路径环路之间的互感小于一个允许的最大值。
    2 b5 m) n- L% p. Q' r, q5 {2 N当信号通过连接器或者IC封装传播时,信号的波前(信号波形中跳变的成分)通过信号管脚构成一个电流环路,就会耦合并且返回到信号的返回管脚上。每一个信号和对应的返回路径都可以构成一个相似的环路。在任何两个信号及其返回路径构成的环路之间都存在一个环路互感。 9 O! t" Y" K& B

    , i. e( p- u9 Y/ U' z& }! a一个环路中的电流发生变化时,就会在另外一个静止(信号电流没有变化)的环路中感应出信号噪声。而当多个变化的信号线并发开关时,通过互感 耦合到静止环路的噪声就会互相累计,因此称为“并发开关噪声”。图2所示为五个数据线并发开关时测量到的一个静止信号线上的并发开关噪声。在这个实例里, 静止信号线上的噪声是由该静止环路与所有五个变化的环路之间的互感而造成的。" i7 ]8 i8 F" @! T. X
    互感的计算 8 |7 V& h: t3 F5 G% s# J8 D" e0 ^
    & T. x* o: m( ]2 m% }3 A
    采用简单的模型可以很方便地估算出两个信号环路之间允许的最大互感值。进一步讨论如何计算实际连接器中相邻环路之间的互感。
    2 ?3 G! a, Z: ^$ Z& c! r
    + |) u7 I1 _5 c! S! x当信号通过连接器的一个管脚对时,在变化的信号通路上,信号的波前处会出现信号电流的突然变化。变化的电流会导致电压噪声并且感应到相邻的 静止信号环路上,这种感应是由于两个环路之间存在的互感引起的。这种静止信号线上感应出来的噪声称之为“开关噪声”,这是由于这种噪声只有当电压或者电流 处于开关状态时才会出现。 9 K+ G2 G* |* k% g+ T

    * G" i  [' M2 p2 a在静止环路中感应出的电压噪声可以近似为:
    ; T5 r) f+ K; d( {
    ' j. E5 d$ o$ X- t: ]# z$ G- _( H
    " d) q8 b! H0 \7 f  C  k表达式各项的意义为:Vn,静止环路中的噪声;Lab,变化环路和静止环路之间的互感;△Ia,变化环路中的电流变化;Za,在变化环路与静止环路的视在阻抗;Va,变化环路中的信号电压;△t是信号的上升时间,表明电流开关的快慢。 : Z# I; \  S. I! K$ e

    3 i2 B( g" V4 m  Z5 O$ P, d8 @选择连接器或者IC封装唯一可以影响的就是环路之间的互感,而环路中信号视在阻抗通常都在50欧姆左右,该阻抗值与上升时间及信号电压一样都是系统规范的一部分。
    & W# H7 ~! z' v. n; t, a
    6 l4 d: j0 |' j" A, o允许的开关噪声幅度取决于噪声分配。开关噪声通常应该小于信号摆幅的5%到10%,当然噪声的分配也取决于工程师的设计技巧,以及由谁来负 责选择连接器或者IC封装。优秀的信号完整性工程师的谈判代表非常清楚:要找到一个具有足够低互感的连接器或封装将是多么的困难,所以他会尽可能地争取一 个更宽松的互感指标,这样做的结果势必导致系统中其它部分的规格更加严格。
    5 y2 H: ?0 v* f  U4 m' w; d3 {" T0 d- q) I8 u
    首先可以使用如下的值来开始这种估算:Vn/Va =5%,Za=50欧姆,t=0.5ns,由上述公式可计算出允许的最大互感值是1.2nH。+ @; b1 \9 y% T0 g2 Z9 w
    确定上述应用假设条件后,就相当于对连接器或封装的信号路径之间允许的互感值施加了约束条件。当然,在时间、成本费用以及产品风险之间权衡 并且实施资源分配之前,优秀的设计工程师应该运用更加完善而全面的系统级仿真来考察究竟多大的互感可以确保设计成功,并且不会对系统造成过多的负担。因 此,上面的估算仅仅是一个最初的预期值。 # v* g4 O1 U1 M+ u, s. m2 Y

    " }5 j) H( D, s3 Z事实上,上述估算过高地估计了允许的互感值,这是因为假设静止信号线上的噪声仅仅是由一根相邻的变化信号路径的信号变化造成的。实际的情况 下,通常可能有多个信号路径并发变化,其中每一个开关的信号路径都会对静止信号线产生并发开关噪声。根据连接器的设计,信号管脚之间实际允许的互感值通常 只有上面估算值的一半到五分之一左右。
    : I1 w- ~! l$ c0 {2 |5 q7 I, H' F8 R  s/ D7 G9 g$ b  Z) D
    连接器管脚对之间或封装引线对之间的互感值为1.2nH是不是太大?我们来看一个具体的实例,就会发现1.2nH实际上是一个很小的值,而对于实际的连接器或封装需要做许多艰苦的工作才有可能减小该数值。
    " ?: _: A' @" @. G
    ; G2 C! O0 E  Z提取连接器的环路互感
    " V, o, t+ G2 S0 z3 W) [2 V1 ?1 P1 q
    在普通2mm间距的连接器模块,这种连接器典型的管脚长度大约是25mm左右。如图3所示,评估互感的值,可以将连接器实际的物理设计转换为保留导体所有几何特性的三维实体模型。
    % ~/ Z1 ^4 f$ J5 n
    ( L3 v: m9 g0 g) x2 s采用三维场提取工具从导体的实体模型中提取出局部的电感矩阵。有关连接器电感特性方面的问题都包含在这一个电感矩阵中。矩阵对角线上的元素是其局部自感,而不在对角线上的元素则是每管脚对之间的局部互感。
    / H5 n0 ^5 F+ H, Y/ j9 {( n" I3 Y/ X5 M' a3 J' |
    20个管脚的连接器的完整电感矩阵如图4所示。局部电感的概念在分析连接器和IC封装的电气性能方面非常有效。一个信号与另一个相邻的信号 之间共用同一个返回路径的情况很常见。管脚对1和2是变化的环路(信号会发生跳变),而管脚对2和3则是静止的环路(信号不发生变化)。% m% n2 i1 w" c) ~
    这两个路径之间的互感为:LAB=(L31-L32)+(L22- L21)-L228 z# H8 ?2 P1 g' _! w
    从场提取工具产生的表格中,可以找到该连接器的下述电感值: 1 L  G* B4 N7 q- Y" [

    & U9 r% h3 R4 f1 [  `6 [L31=7.9nH
    / {. x- R; }5 {& v: R3 J% U
    2 Z7 l# s$ N4 j2 W7 Q4 hL32=10.9nH . J- q4 L  o$ Q) D) }  R

    # T1 }) B; O& L( aL21=10.9nH 8 @0 d8 ~+ r: \" z7 O4 S: z
    5 d1 u/ B9 E- p! K' D
    L22=19.9nH
    / d% j1 P/ e$ [6 u) O% r. {6 ~2 X! q( u& n/ E; P9 u9 j) M* d* S
    L41=6.3nH * e! t+ u( j- t% Y

    / p6 I6 I: O. x0 A" H# k* K4 a& mL42=7.9nH ! g' c# g) a8 f3 K9 |- p3 Z
    + o  M4 L/ L( M! `0 m% p
    根据上述数值可以计算出互感值是6nH。这就是共用同一个返回路径的两个信号路径之间的互感值。与最初估算的1.2nH相比,6nH太大。如果应用在这样的设计环境下,可以肯定该连接器不能正常工作。
    6 x9 x5 r8 O2 A) K
    + e- K  c) O) |3 u: O, X当然,如果有足够的理由确实要在设计中运用这种连接器,一种办法是确保每一个信号都有各自独立的返回路径。在这种情况下,一个环路使用管脚1和2,而另一个环路则使用管脚3和4。两个环路之间的互感如下计算:LAB =(L31-L32)+(L42-L41)
      g5 U) o% L( L" P+ ^; P* |: X0 _( G; @& I. }% [# m
    这样计算出来的互感值是1.4nH。可见仅仅通过为每一个信号提供各自独立的信号返回路径,就可以将开关噪声减少四倍。考虑到其它信号路径信号同时变化的可能性,可以看到即便是1.4nH这么小的值仍然会产生3到5倍这么大的开关噪声。 + }1 ^4 z( @1 }& J1 f/ P" C
    ) d" n' L7 r7 A, p
    现在已经非常清楚,对高速设计而言,常规的连接器按照常规的用法显然不能满足要求。任何可能降低管脚对之间互感的可行方法都应该考虑。2 N2 T  N- ^9 s8 q0 j. p

    / J: Y  d7 {; `! u  l* S$ c减小互感
    ! K; @# n5 Z2 Q$ j; q8 Q9 C+ E# O  b" t. P1 }2 V/ f
    原则上可以采取两种方法来减少连接器的互感。
    ! h. y( Z0 n8 p
      ?: N1 C( c6 c; E. Z0 I: z1. 要确保尽可能短的路径。Packard-Hughes公司的Gold Dot连接器、Thomas和Betts公司的Metal Particle Interconnect(MPI)连接器就是采用了这种关键技术。而Tessera公司推出的CSP器件封装的一个重要特征就是具有非常短的引线长度。 / w, D" D2 U* q4 A% @, U# {
      f- `6 l2 U0 T2 e0 t( p; A
    在这些技术中总的引线长度可以缩短到1mm。仅仅引线长度一项就可以将上面实例中相邻信号和返回路径环路之间的互感减小为上述电感数值的二十分之一。
    7 @& ?  c/ H. Z. E2 I3 `1 N9 L' C$ a
    2. 要降低每一个信号与对应的返回路径的特征阻抗。环路之间的互感与最小环路的自感成比例,减小一个管脚对的环路自感就等于是降低信号通路的特征阻抗。
    ; T/ s! s1 v& |* @0 J- p
    1 j3 @- U4 C4 ~3 p. NSamTec公司的连接器就采用了这样的技术,这种连接器采用又宽又短的引线作为返回路径。因此,器件封装向采用内部返回路径层的BGA封装转移,或者从单层金属的TBGA向双层金属的TBGA封装转移。 ! ~# x& L4 d, N7 i% Z6 p- @
    9 {& }/ ?2 F7 ^4 R
    从上面的实例中可以看出,信号和返回路径管脚的分配同样也能影响最终的信号路径之间的互感。对于一个确定的连接器来说,管脚的选择可以用来优化系统的性能。然而如果具备足够的管脚做更加灵活的信号和返回路径分配,那么系统设计工程师通常总会选择分配更多的信号管脚。
    7 ~. b+ n) n% s( r' G
    / E1 D& k4 ]7 v# \' ], \对连接器厂商提供参数的评估
    1 i. [. |7 s) r5 t1 Z+ N* l$ q# s5 w' |2 H
    假定已经对电路板设计进行了优化,并且已经估算出相邻信号环路之间允许的最大互感值,那么,要告诉元器件厂商:所需要的连接器必须保证相邻信号环路之间的互感值小于1nH。
    0 H: c3 H) K" U' [: r$ I9 a* B% O' D& k+ r  t' X
    连接器厂商和IC封装厂商通常都在机械工程和生产制造方面非常精深,但不是特别了解有关的电气特性,甚至可能并不知道他们应该提供连接器的 互感特征。有的时候,这些器件厂商也提供管脚对之间的串扰电压信息。正如前面所看到的那样,这些值跟信号的上升时间、阻抗以及信号和返回路径对的分配都有 很大关系。如果厂商给出特殊情况下的值与你的具体应用要求不一样的话,该如何评估这些值?   _1 R0 n2 d' X- M, [* Z

    + A* O! [% C# d% Z  ^0 n5 C用户总是主动去获取所需要的精确信息,即信号与返回路径环路之间的互感。而且应该向元器件厂商明确提出这是非常重要的一个设计指标,如果元器件厂商不提供这些信息的话,你就不能够评估厂商提供的元器件能否在你的设计应用中正常工作? 6 F# X0 s! B6 t8 A& V
    ; C- T* d* {/ \
    如果厂商提供了这些指标,也可以进一步地查明厂商是如何获得这些参数的:是通过测量还是通过计算?如果是通过测量方法获得的话,厂商是否采 用了业界标准的测量流程?如果是通过计算获得的,这些值的获得是否是一种近似(就如同所有的计算公式一样)?它是否通过场提取方法获得?厂商是否提供任何 的支持文档资料来证实他们的建模过程符合实际的情况并且同生产制造的元器件性能相吻合?如果厂商不能提供这些信息,应该建议该厂商采用独立的实验室服务或 者是顾问服务来帮助他们提供这些信息。 # f, J% T/ W, D. H
    ( F7 p9 }. y- s6 X" W2 J3 i. `# R
    在最后的分析中,要选择那些不仅能够提供符合你设计系统要求的性能指标,同时也能够给你信心保证在你的系统中可以一次性成功的连接器厂商。产品合格与资料齐全、准确详实同样重要。
    # [0 d8 u. G( X! E; _; p
    # U5 {$ \, a+ _6 d5 N! F2 e0 f: R, F; O' s+ l8 B$ V8 j

    该用户从未签到

    2#
    发表于 2012-8-16 15:56 | 只看该作者
    长篇地转载,还不如原创呢,哎。这个年头,人变得越来越懒了。

    该用户从未签到

    3#
    发表于 2012-8-16 15:57 | 只看该作者
    看得让人头痛,没什么价值,好讨厌的。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-21 03:36 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表