找回密码
 注册
关于网站域名变更的通知
查看: 432|回复: 1
打印 上一主题 下一主题

[毕业设计] 面向嵌入式处理器的代码压缩研究

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-1-22 10:36 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
摘要:随着嵌入式系统软件功能需求的不断提高,片上存储器在系统中所占的成本比重也在不断增加,压缩程序存储空间己成为嵌入式处理器设计需要考虑的问题之一。现有的压缩程序存储空间的解决方案主要分为编译器优化、高密度指令集以及代码压缩三类。
# u* R+ m" [+ O+ L: P. J
6 Y- M  C) m8 L0 C关键词嵌入式处理器,异构双核,代码压缩,域划分,马尔可夫模型  k! m5 m+ Z9 O# b7 M9 Y; C

; v4 q4 K/ L7 D# \3 V% Z8 V8 r& i
% j9 H; U. i; f; s       随着集成电路工艺制造技术、电子设计自动化(EDA)技术的迅猛发展,四十多年来摩尔定律[1]持续有效,这使得嵌入式系统的计算能力不断提高,而成本和体积却不断缩小。在这个过程中,集成电路的设计水平已经从最初的晶体管集成发展到逻辑门的集成,现在又发展到了I的集成,即SoC设计技术。一个典型的SoC芯片中通常集成了处理器核、片上总线、存储器以及IO外设接口。其中作为SoC核心部件的嵌入式处理器,如今的32位处理器比5年前的8位处理器的芯片面积还要小,可是计算能力却提高了10到100倍。- j8 v8 ?, Z3 n# Q5 R' ^

& b$ [: J" M* Y. s
9 z" d, }3 R9 B9 r  j
游客,如果您要查看本帖隐藏内容请回复
* G$ F" k3 L% N" C( A; _, ~
2 Q' T  D* t! k$ i

! z4 z! C4 E+ O0 r$ A4 ]- f9 g# F
  • TA的每日心情
    开心
    2022-12-26 15:46
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2021-1-22 13:08 | 只看该作者
    一个典型的SoC芯片中通常集成了处理器核、片上总线、存储器以及IO外设接口
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-20 23:56 , Processed in 0.109375 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表