TA的每日心情 | 开心 2020-8-4 15:07 |
---|
签到天数: 1 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
摘要:RAM(Random-Access-Memory ,随机存储器)是FPGA( Field Programmable Gate Arrays)片上最重要的宏单元之一,RTL(Register-Transfer-Level)综合对FPGA开发中RAM的有效利用起至关重要作用.本文针对RTL综合中RAM源描述和目标结构多样化带来的技术难题,提出了一种RAM工艺映射方法,即建立工艺无关的RAM统一模型,在模型基础上通过建模,模式匹配,造价计算、绑定四步实现.该方法应用于RTL综合,可以将多种RAM源描述有效地映射到最佳类型和数量的FPGA片上RAM资源.实验数据表明采用该方法实现的RAM工艺映射效果和主流FPGA综合工具——Synplify 和XST相当,该模块已经集成在自主开发的RTL综合工具——Hqsyn 中并实现商用.
4 b5 g2 H8 R3 i) [5 u& w( S% ]关键词:现场可编程门阵列;寄存器传输级综合﹔片上随即存储器;工艺映射& l4 [' {( h; ~( G& p
RTL综合中FPGA片上RAM工艺映射.pdf
(760.53 KB, 下载次数: 0)
3 ~; m( ~2 _! p- f. b; G
+ y4 w" U1 X( ~; s: J |
|