找回密码
 注册
关于网站域名变更的通知
查看: 305|回复: 1
打印 上一主题 下一主题

#技术风云榜#电感如何选?快来看生动电感选取指南

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-11-23 16:14 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 KKZ 于 2020-11-23 16:16 编辑 6 O* @- O, j/ x& {" @1 A% P8 N

( G% L: ?1 N' Y' }
器件选型是硬件工程师的基本工作,本文主要从电感的工艺和应用出发,介绍电感如何选型。
8 ]7 ]: H4 x4 z6 `
一、电感的基本原理
电感,和电容、电阻一起,是电子学三大基本无源器件;电感的功能就是以磁场能的形式储存电能量。
6 W) X; ~$ d# D4 Z7 |0 O4 B# g
以圆柱型线圈为例,简单介绍下电感的基本原理
6 T, B: Y8 {/ k

$ D4 v7 I/ z/ g
如上图所示,当恒定电流流过线圈时,根据右手螺旋定则,会形成一个图示方向的静磁场。而电感中流过交变电流,产生的磁场就是交变磁场,变化的磁场产生电场,线圈上就有感应电动势,产生感应电流:
( B& H5 `3 F9 L! G9 @& M- ^4 i' J" a
  • 电流变大时,磁场变强,磁场变化的方向与原磁场方向相同,根据左手螺旋定则,产生的感应电流与原电流方向相反,电感电流减小;
  • 电流变小时,磁场变弱,磁场变化的方向与原磁场方向相反,根据左手螺旋定则,产生的感应电流与原电流方向相同,电感电流变大。; |4 P1 {/ ]; A8 Y2 b( G  W

/ O$ j4 \7 s) F3 l. S
以上就是楞次定律,最终效果就是电感会阻碍流过的电流产生变化,就是电感对交变电流呈高阻抗。同样的电感,电流变化率越高,产生的感应电流越大,那么电感呈现的阻抗就越高;如果同样的电流变化率,不同的电感,如果产生的感应电流越大,那么电感呈现的阻抗就越高。
所以,电感的阻抗于两个因素有关:一是频率;二是电感的固有属性,也就电感的值,也称为电感。根据理论推导,圆柱形线圈的电感公式如下:

8 d- `7 _) p4 X7 H

3 a9 z% y; k" ?! l
可以看出电感的大小与线圈的大小及内芯的材料有关。

) e9 @, c) v; e4 w# B2 @4 `
实际电感的特性不仅仅有电感的作用,还有其他因素,如:
  • 绕制线圈的导线不是理想导体,存在一定的电阻;
  • 电感的磁芯存在一定的热损耗;
  • 电感内部的导体之间存在着分布电容。
    5 @5 r$ @9 c( a1 n6 T( y

' H8 F& U; w2 x  X+ l& G& Y' i. D1 y
因此,需要用一个较为复杂的模型来表示实际电感,常用的等效模型如下:
# v' K/ `( S- _2 q
  \& C  D# ?4 }6 G* {$ `
等效模型形式可能不同,但要能体现损耗和分布电容。根据等效模型,可以定义实际电感的两个重要参数。
6 [. w' Z$ t" R' t% g
自谐振频率(Self-Resonance Frequency)

% d) F/ p+ O1 F' H& ?
由于Cp的存在,与L一起构成了一个谐振电路,其谐振频率便是电感的自谐振频率。在自谐振频率前,电感的阻抗随着频率增加而变大;在自谐振频率后,电感的阻抗随着频率增加而变小,就呈现容性。

( X8 H2 r+ W* s9 {) I7 C/ U
品质因素(Quality Factor)
9 h$ C, T: A) D6 @0 x7 H! Q3 B

2 w) z& w! R9 ~/ m) F
也就是电感的Q值,电感储存功率与损耗功率的比,Q值越高,电感的损耗越低,和电感的直流阻抗直接相关的参数。自谐振频率和Q值是高频电感的关键参数

" q- P% s8 @& y; q二、电感的工艺结构
电感的工艺大致可以分为3种:
; V5 T+ U$ Y, \2 x

" g; s$ Y# |/ ?; [2 |- }& |2.1 绕线电感(Wire Wound Type)
顾名思义就是把铜线绕在一个磁芯上形成一个线圈,绕线的方式有两种:
0 F$ Q2 Z1 M; E0 s
圆柱形绕法(Round Wound)
圆柱形绕法很常见,应用也很广,例如:
2 S! e3 O# K9 y' p
% I" R  q& n) ^2 O9 A
图片来自Bing,彩虹圈,应该是出彩中国人

" a7 ?0 ~: ^$ a2 e+ i- q
平面形绕法(Flat Wound)
平面形绕法也很常见,大家一定见过一掰就断的蚊香
' k) l5 Q  L+ O- H( T" u

* {( u1 j$ z! z9 W
图片来自Bing,蚊香
" ]) V6 Q( `+ L' k1 Y: V; [
平面形绕法优点很明显,就是减小了器件的高度。
由前文的公式可知,磁芯的磁导率越大,电感值越大,磁芯可以是
& h3 o7 P* m- x* i# A
  • 非磁性材料:例如空气芯、陶瓷芯,貌似就不能叫磁芯了;这样电感值较小,但是基本不存在饱和电流
  • 铁磁性材料:例如铁氧体、波莫合金等等;合金磁导率比铁氧体大;铁磁性材料存在磁饱和现象,有饱和电流。
    ; r6 g( K/ f, _* P

8 m9 O0 o# u) X" h
绕线电感可提供大电流、高感值;磁芯磁导率越大,同样的感值,绕线就少,绕线少就能降低直流电阻;同样的尺寸,绕线少可以绕粗,提高电流。
% [7 w; ]$ `& ^1 F
另外,电源设计中,经常遇到电感啸叫的问题,本质就是磁场的变化引起了导体,也就是线圈的振动,振动的频率刚好在音频范围内,人耳就可以听见,合金一体成型电感,比较牢固,可以减少振动。

; _: [$ [0 v) L: ]2 p0 T2.2 多层片状电感(Multilayer Type)
多层片状电感的制作工艺:将铁氧体或陶瓷浆料干燥成型,交替印刷导电浆料,最后叠层、烧结成一体化结构(Monolithic)。
- r" r! F7 K8 C' s$ I
9 r% v+ h% t" v7 _
引自The Wonders of Electromagnetism
1 u6 k( Y0 P  N* s- J
多层片状电感的比绕线电感尺寸小,标准化封装,适合自动化高密度贴装;一体化结构,可靠性高,耐热性好。
& z/ _6 k- @0 N4 Z7 J
2.3 薄膜电感(Thin Film Type)
薄膜电感采用的是类似于IC制作的工艺,在基底上镀一层导体膜,然后采用光刻工艺形成线圈,最后增加介质层、绝缘层、电极层,封装成型。

# c. e: j2 H5 }% U/ i
薄膜器件的制作工艺,如下图所示

+ |1 t9 V9 W( q; [1 d  Y, m3 B

, t/ {. B0 a0 O: k
! E% @. K4 A5 L+ ^; n# q$ e
' `" V$ R2 D* h  y
! D5 W" T5 ~6 |
; A8 v7 C8 B9 g7 u# A' I& T. C
光刻工艺的精度很高,制作出来的线条更窄、边缘更清晰。因此,薄膜电感具有
  • 更小的尺寸,008004封装
  • 更小的Value Step,0.1nH
  • 更小的容差,0.05nH
  • 更好的频率稳定性
    7 }6 e6 J+ Z4 G
三、电感的应用及选型
电感,从工艺技术上,领先的基本上是三大日系厂商:TDK、Murata、Taiyo Yuden。这三家的产品线完整,基本上可以满足大多数需求。
: z0 `8 X1 y" v$ f
三家都有相应的选型软件,有电感、电容等所有系列的产品及相关参数曲线。
  • SEAT 2013 - TDK
  • SimsuRFing - Murata
  • Taiyo Yuden Components Selection Guide & Data Library1 D0 A* b+ T, h- R. [* v/ |
& L1 j2 Q$ F6 f: T9 z0 T2 o
个人感觉TDK和Murata更领先一点,从官网的质量看出来的,像Coilcraft的官网就low一点,毕竟网站也是需要投资的。
在电路设计中,电感主要有三大类应用:
  • 功率电感:主要用于电压转换,常用的DCDC电路都要使用功率电感;
  • 去耦电感:主要用于滤除电源线或信号线上的噪声,EMC工程师应该熟悉;
  • 高频电感:主要用于射频电路,实现偏置、匹配、滤波等电路。  e8 ]: z% v& B( f. e( e/ ]- d
3.1 功率电感
功率电感通常用于DCDC电路中,通过积累并释放能量来保持连续的电流。

" S$ Z* N' U. h/ y. H: S5 u
功率电感大都是绕线电感,可以提高大电流、高电感;
  y$ F) |) O. A
! G7 n" T  d7 b+ {% G! c
图出自Murata Chip Inductor Catalog
1 U' G# l5 v% D/ U' N8 k
多层片状功率电感也越来越多,通常电感值和电流都较低,优点是成本较低、体积超小,在手机等空间限制较大的产品中有较多应用。
- _3 R/ z# _1 V% }$ i5 a
: r; V4 I( [* |1 \
图出自Murata Chip Inductor Catalog

  h5 x* C9 {3 ?$ y
功率电感需要根据所选的DCDC芯片来选型。通常,DCDC芯片的规格书上都有推荐的电感值,以及相关参数的计算,这里不再赘述。从电感本身的角度来说明如何选型。

3 r# ?: E" t' u, k

" k$ F# Y/ J& W
上图截图至TY-COMPAS
5 H  r& Z: f, |7 N- N
电感值
通常应使用DCDC芯片规格书推荐的电感值;电感值越大,纹波越小,但尺寸会变大;通常提高开关频率,可以使用小电感,但开关频率提高会增加系统损耗,降低效率;
4 W$ J) L1 d! P2 \! g
额定电流
功率电感一般有两个额定电流,即温升电流和饱和电流;
当电感有电流通过的时候,由于损耗的存在,电感发热而产生温升,电流越大,温升越大;在额定的温度范围内,允许的最大电流即为温升电流。

; G/ j: z8 U6 U/ q
增加磁芯的磁导率,可以提高电感值,通常使用铁磁性材料做磁芯。铁磁性材料存在磁饱和现象,即当磁场强度超过一定值时,磁感应强度不在增加,即磁导率下降了,也就是电感下降了。在额定电感值范围内,允许的最大电流即为饱和电流。

- e: r- |% J  ]' U
$ l' Q/ m9 R: O0 J- r$ I3 i7 z1 n, D
磁滞回线:磁性材料-------铁氧磁体,比重计,多孔性材料密度仪,液体密度计,固体颗粒体积测试仪,磁性材料密度仪。

3 J3 z" [2 H6 Q
通常对DCDC电路设计,要计算峰值(PEAK)电流和均方根(RMS)电流,通常规格书中会给出计算公式。
! k- ?! h5 A% I4 B5 W3 g* d
温升电流是对电感热效应的评估,根据焦耳定律,热效应需要考虑一段时间内的电流对时间的积分;选择电感时,设计RMS电流不能超过电感温升电流。

! C2 L. Y6 y- J& ?4 A: P
为了保证在设计范围内电感值稳定,设计峰值电流不能超过电感的饱和电流。
' ~8 s7 B! \( i: _% I* Y( X
为了提高可靠性,降额设计是必须的,通常建议工作值应降额到不高于额定值的80%。当然降额幅度过大会大幅提高成本,需要综合考虑。

, D  m+ F# n1 J1 O+ g4 H% W; S) W) F
直流电阻
电感的直流电阻会产生热损耗,导致温升,降低DCDC效率;因此,当对效率敏感时,应选择直流阻抗低的电感,例如15毫欧。
$ o* \3 D2 p0 K# g. B7 ]
还有就是根据产品的应用温度要求、是否需要满足RoHS、汽车级Q200等标准的要求、还有PCB结构限制。

0 `. z' R3 M( B0 u
大电流的应用,电感的漏磁就会相当可观,会对周围电路,例如CPU等造成影响。我之前就遇到过X86的CORE电的电感漏磁造成CPU无法启动的现象。因此,大电流应用,应选择屏蔽性能好的电感并且Layout时注意避开关键信号。
% B$ c  b' A& D  ?& Y1 s1 e& `4 [
3.2 去耦电感
去耦电感也叫Choke,教科书上通常翻译成扼流圈。去耦电感的作用是滤除线路上的干扰,属于EMC器件,EMC工程师主要用来解决产品的辐射发射(RE)和传导发射(CE)的测试问题。
, \, C* g% L- w: J
去耦电感,通常结构比较简单,大都是铜丝直接绕在铁氧体环上。个人觉得可以分为差模电感和共模电感。这里不再赘述共模和差模的概念。
差模电感
6 c2 \' x' P' z
差模电感就是普通的绕线电感,用于滤除一些差模干扰,主要就是与电容一起构成LC滤波器,减小电源噪声。
. z  s& {* O2 ^, n5 j! {  q5 x9 `
* ^0 I6 f7 a/ U! w9 o: e
对于220V市电,差模干扰就是L相到N相之间的干扰;对POE来说,就是POE+和POE-之间的干扰;对于主板上的低压直流电源,其实就是电源噪声。
  t/ Q7 j. {( |5 W7 V9 W
差模电感选型需要注意一下几点:
• 直流电阻、额定电压和电流,要满足工作要求;
• 结构尺寸满足产品要求;
• 通过测试确定噪声的频段,根据电感的阻抗曲线选择电感;
• 设计LC滤波器,可以做简单的计算和仿真。

8 ^2 S! n) l. v, R  v( ^
磁珠(Ferrite Bead),也常用来滤除主板上的低压直流电源的噪声,但磁珠与去耦电感有区别的。

' e. ^( c( l1 g5 I6 e' |- u7 B
• 磁珠是铁氧体材料烧制而成,高频时铁氧体的磁损耗(等效电阻)变得很大,高频噪声被转化成热能耗散了;
• 去耦电感是线圈和磁芯组成,主要是线圈电感起作用;
• 磁珠只能滤除较高频的噪声,低频不起作用;
• 去耦电感可以绕制成较高感值,滤除低频噪声。
2 T9 O5 U+ \. h8 c& ^+ W
磁珠等效电路模型

$ ]0 c9 ?% J  U

0 n4 |: _% }3 G5 H, P& N
共模电感
共模电感就是在同一个铁氧体环上绕制两个匝数相同、绕向相反的线圈。
3 ]7 K+ m7 A% ~0 ]- p: |/ p
& x5 B% R: n9 q) V
如上图所示的共模电感:
  • 当有共模成分流过共模电感时,根据右手定则,会在两个线圈形成方向相同的磁场,相互加强,相当于对共模信号存在较高的感抗;
  • 当有差模成分流过共模电感时,根据右手定则,会在两个线圈形成方向相反的磁场,相互抵消,相当于对差模信号存在较低的感抗。/ ?! y. E+ o$ E- U7 |
; t* h& U! v% h) ?/ i+ O3 E' e
换一个方式理解:当V+上流过一个频率的共模干扰,形成的交变磁场,会在另一个线圈上形成一个感应电流,根据左手定则,感应电流的方向与V-上共模干扰的方向相反,就抵消了一部分,减小了共模干扰。
- j' K* U8 S2 Q: N: X
共模电感主要用于双线或者差分系统,如220V市电、CAN总线、USB信号、HDMI信号等等。用于滤除共模干扰,同时有用的差分信号衰减较小。
( a6 }& P* s0 r  v+ y( ?, n3 N  {8 i
共模电感选型需要注意一下几点:
  • 直流阻抗要低,不能对电压或有用信号产生较大影响;
  • 用于电源线的话,要考虑额定电压和电流,满足工作要求;
  • 通过测试确定共模干扰的频段,在该频段内共模阻抗应该较高;
  • 差模阻抗要小,不能对差分信号的质量产生较大影响;
  • 考虑封装尺寸,做兼容性设计。例如用于USB信号的共模电感,选择封装可以与两个0402的电阻做兼容,不需要共模电感时,可以直接焊0402电阻,降低成本。' b8 t4 w, S4 c  `* b

+ \+ s5 ]* ]- d6 p, M4 r
下图是某共模电感的共模阻抗和差模阻抗。

4 O4 i. v: M( d: j' u3 v
6 R3 R' A/ t& c9 Y
如果共模干扰频率在10MHz左右,滤波效果很好,但如果是100kHz,可能就没什么效果。如果差分信号速率较高,100M以上,可能就会影响信号质量。

# C  V3 _& Y' V' j- h3.3 高频电感
高频电感主要应用于手机、无线路由器等产品的射频电路中,从100MHz到6GHz都有应用。

, J/ @2 u; K0 _' f, e- g& I
高频电感在射频电路中主要有以下几种作用:
  • 匹配(Matching):与电容一起组成匹配网络,消除器件与传输线之间的阻抗失配,减小反射和损耗;
  • 滤波(Filter):与电容一起组成LC滤波器,滤出一些不想要的频率成分,防止干扰器件工作;
  • 隔离交流(Choke):在PA等有源射频电路中,将射频信号与直流偏置和直流电源隔离;
  • 谐振(Resonance):与电容一起构成LC振荡电路,作为VCO的振荡源;
  • 巴仑(Balun):即平衡不平衡转换,与电容一起构成LC巴仑,实现单端射频信号与差分信号之间的转换。; y* M5 X1 e3 [, |
5 ?# R7 e2 l; f: K4 a
之前介绍的三种结构,都可以用来制作高频电感,下面介绍下他们的特点:
) p: _3 d% O5 X& p' d3 \
多层型
多层型通过烧结,形成一个整体结构,或叫独石型(Monolithic)
8 ]6 F. `4 M" K6 O/ i$ _/ B, ?

: q* R& D& d, o5 B5 s
图出自Murata Chip Inductor Catalog
1 x( n- A& @! q
多层片状电感的,相比于其他两种就是Q值最低,最大的优势就是成本低,性价比高,适合于大多数没有特殊要求的应用。TDK和Taiyo Yuden的高频电感都只有多层型,没有绕线型和薄膜型。
& l0 m( Q% ~9 n% l6 [7 e
TDK的MLK系列、Murata的LQG系列、Taiyo Yuden的HK系列,这三个系列的产品基本一样,最便宜,性价比高。

2 S7 N) Q4 H- V- m7 u! R
当然随着工艺技术的提升,现在也有高Q值系列的多层片状电感,例如TDK的MHQ系列、太阳诱电的HKQ系列。

- _' j% z8 K) a. o
TDK的多层电感做的更好更全,还有一个MLG系列,有0402封装,感值可以做0.3nH,Value Step 0.1nH,容差0.1nH,接近薄膜电感的性能,价格还便宜。
; o- W9 a: y1 U) P8 C  i
绕线型
现在的工艺水平已经越来越高,绕线电感也可以做到0402封装。

3 R# j+ ]  f; G

. {4 e; {$ r+ Z% X6 Q9 b2 q, q
图出自Murata Chip Inductor Catalog

" q1 ?/ d: L9 C
绕线型工艺,其导线可以做到比多层和薄膜结构粗,因此可以获得极低的直流电阻。也意味着极高的Q值,同时可以支持较大的电流。将无磁性的陶瓷芯换成铁氧体磁芯,可以得到较高的感值,可以应用与中频。

/ u8 j6 p6 N( M" p% t
Murata的LQW系列可以做到03015封装,最小感值1.1nH;Coilcraft的0201DS系列,可以做到0201封装,号称世界上最小的绕线电感。
5 I9 G$ m1 s8 S; J9 w& y
薄膜型
采用光刻工艺,工艺精度极高,因此电感值可以做到很小,尺寸也可以做到很小,精度高,感值稳定,Q值较高。

& a9 l$ ~1 ^/ j
/ {1 s7 s6 m; W, G+ e- v
图出自Murata Chip Inductor Catalog
# {# Q; l$ Y0 b' P- S: {
Murata的LQP系列,可以做到01005封装,高精度产品的容差可以做到0.05nH,最小感值可以到0.1nH,这三个参数值可以说是当前电感的极限了。其他,像Abracon的ATFC-0201HQ系列也可以做到最小0.1nH。
) |. Y5 @4 q4 c- h6 u7 t
Murata有三种工艺的高频电感,选择了同感值(1.5nH)、同封装、同容差的电感对比。

6 K0 M9 ]: p8 G" z7 w( I

7 T. h; y; |* y* l
可以看出绕线型的Q值明显高于其他两种,而薄膜型的电感值的频率稳定性高于其他两种。当然,多层型的成本明显低于其他两种。

* x2 h9 P- J( m5 b5 z9 g) S
选择高频电感时,除了需要确定电感值、额定电流、工作温度、封装尺寸外,还要关注自谐振频率、Q值、电感值容差、电感值频率稳定性。
电感值通常需要根据仿真、实际调试或者参考设计来确定。大多数情况,多层片状高频电感已能满足要求,一些特殊场合可能需要关注:
$ J+ n  c& i5 K; p
  • 电感值较大,自谐振频率较低,需要注意工作频率应远低于自谐振频率。
  • 大功率射频设备,PA偏置电流较大,需要选择绕线型以满足电流要求;同时大功率设备温升较高,需要考虑工作温度;
  • 对于一些宽带设备,需要电感值在带宽内稳定,那么应选择薄膜电感;
  • 对于高精度的VCO电路中,作为LC谐振源,只有薄膜电感能提高0.05nH的容差;
  • 像手机、穿戴式设备,尺寸可能是最关键的因素,薄膜电感可能是比较好的选择。
    ; |4 }6 f7 p, E5 D# g2 U

( e  _& v# _' C
有一些高频电感具有方向性,贴片安装的方向对电感值有一定影响,如下图所示:
, J# S: Y, w' c' R* n) K7 g0 R
4 g- W& p- }6 c+ y3 }& G
引自Why is there a direction mark on inductors?
5 `+ |1 J( z+ |% }/ u5 C& S
可以看出,标记点朝侧面,感值变化较大,所以贴片时应注意让电感上的标记点朝上。
, t  ^3 q, {+ R7 [3 A
另外,Layout时,应注意两个电感不能紧邻着放置,至少距离20mil以上。原因就是磁场会相互影响,从而影响感值,参考前文共模电感示意图。
# T1 S, s: C' S# Y, Y- Q
结语:选型要清楚器件的原理和应用,综合考虑成本、降额、兼容性等多种因素。

3 P/ M  i* c9 m7 Y$ R1 S1 {5 Z

该用户从未签到

2#
发表于 2020-11-23 16:25 | 只看该作者
介绍的十分详细
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-30 07:51 , Processed in 0.140625 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表