找回密码
 注册
关于网站域名变更的通知
查看: 2039|回复: 17
打印 上一主题 下一主题

SATA II 訊號,不知如何處理,求助..

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2011-1-14 09:17 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
這是个mSATA 的設計。由於主控的厚度 >1.35mm ,所以一定要放在 TOP 層。; B5 Z: h6 Q* M2 M- q% x% `
結果就是這樣: 求助5 X: w* J6 w- Q& G
/ \% b* M/ m) `8 H% h! z, b* j: T
如果可以的話,請畫給我看看吧。
5 u2 w4 ^7 |- `" x# n0 e0 g謝謝!  O) G4 |) e# E/ \
/ t/ u! k8 }7 R: g4 R

Help_03.jpg (49.11 KB, 下载次数: 2)

Help_03.jpg

该用户从未签到

2#
发表于 2011-1-14 12:17 | 只看该作者
本帖最后由 jimmy 于 2011-1-14 12:22 编辑 ! J& C, R9 g) d2 [
7 g4 o: d4 {7 \) A
要控制100欧阻抗,要等线宽等间距.
( Q+ W/ d/ U. X* \! ?$ e3 i# G( P
同时最好做到立体包地.要完整的参考平面1 x- U$ u. p5 L! a2 Z  x) c8 T. }

8 P  U1 e! Z0 J8 F- w& o综合以上原则,楼主的设计不合格.4 ~, l9 o# S& e) k, _. ?4 x

3 L/ |0 X4 G  G7 D. I
* }8 v" P! y9 x+ J4 {9 i  m, O

该用户从未签到

3#
 楼主| 发表于 2011-1-14 12:32 | 只看该作者
謝謝 Jimmy 版主,大至上都明白,但是...0 L7 W: K+ B0 p9 g( l( F! A

3 h: c: \, E( J; x. a  g+ e: ~5 H由於主控的厚度問題,我一定要把主控方於 TOP Layer.
/ t0 W+ D( Y' O9 D7 [4 ?( a, b7 J你這個設計很好,可是你的主控是在 BOT Layer 吧?
  X6 n: {" p: d8 q或是你用的主控跟我的主控的 SATA 排位不同吧?

该用户从未签到

4#
发表于 2011-1-14 16:14 | 只看该作者
有 意思,MARK~

该用户从未签到

5#
 楼主| 发表于 2011-1-17 10:36 | 只看该作者
請問左邊和右邊的做法那一個比較好?  ]5 j" e4 b' d1 f, [! T  a7 F
. D4 D4 t6 [" r2 K5 a
謝謝幫忙!+ j6 `! L0 u' Z! m  K7 K# l

SATA_Sig_2.jpg (68.36 KB, 下载次数: 0)

SATA_Sig_2.jpg

该用户从未签到

6#
发表于 2011-1-17 14:15 | 只看该作者
这两种方式 都不够好,最好做成差分信号。走配对线,

该用户从未签到

7#
 楼主| 发表于 2011-1-17 14:28 | 只看该作者
haifeng068 发表于 2011-1-17 14:15 5 |  t2 g2 k: d2 E2 e/ a8 M+ _; K
这两种方式 都不够好,最好做成差分信号。走配对线,

8 m. H& ~# P2 K. i8 ~* ?$ b1 ~3 X6 e不是太清楚....+ K6 K. k9 j. S
可否大約畫給我看看,謝謝!
" s9 o4 j% |' V8 O) }7 i8 U' A

Help_03_asc.zip

58.58 KB, 下载次数: 24, 下载积分: 威望 -5

该用户从未签到

8#
发表于 2011-1-17 14:39 | 只看该作者
本帖最后由 林茜 于 2011-1-17 14:40 编辑 ; y" v5 X2 _% S& e* o3 g+ _
9 a& Q  G% {$ K9 L1 u
感觉第二种稍微好点,但底层走线割地太长了。

该用户从未签到

9#
发表于 2011-1-17 14:54 | 只看该作者
可以参考一下,差分间距和走线宽度,你可以按阻抗算一下。如果金手指的PIN脚顺序能换一下就最好了。
, a4 M6 ]0 T0 \6 t( o, W# c) o

Help_03_asc.rar

108.21 KB, 下载次数: 23, 下载积分: 威望 -5

该用户从未签到

10#
发表于 2011-1-17 15:08 | 只看该作者
就是JMMY的那种走线方式

该用户从未签到

11#
 楼主| 发表于 2011-1-17 15:17 | 只看该作者
謝謝幫忙。4 R3 o7 @4 E9 d4 F! ~) d
阻抗我會算一下,金手指是不能換所以最痲煩。
3 i1 @7 O* b" B你估計這樣做法成功的幾會大嗎? 例如 80% 90% 成功...

该用户从未签到

12#
发表于 2011-1-17 20:42 | 只看该作者
按照差分线走就行。 尽量少打过孔!9 w/ s; B; x8 l' U5 n7 ~. b& O, Z$ J
差分对间的等长一定要注意。/ V0 s! S. P- U% G
   只有阻抗匹配,等长 如果拉的话应该没问题。
* k* s/ f1 j9 N1 J5 i, W, E7 J; n  
! R  D) n6 x6 I2 m7 \. O1 m, j  看你的设计,布局时有问题,为什么主芯片不放在,另一面。这样线完全是顺的。
' [5 g' t3 E( T$ K; x强烈建议重新考虑布局

该用户从未签到

13#
 楼主| 发表于 2011-1-18 09:13 | 只看该作者
主芯片放在這層是因為 mSATA 的規格和主芯片太厚的問題。, R& Z) g: C" E3 t% Q
mSATA 底面的零件不可高於1.35mm ,可是芯片厚1.5mm。
6 Y- f4 ^2 d$ ~$ }! U; J  V/ r" d! QmSATA 面的零件可高於1.5mm ,所以芯片只能放面層。

该用户从未签到

14#
发表于 2011-1-19 17:40 | 只看该作者
当然是按Jimmy的方式走最理想 !

该用户从未签到

15#
发表于 2011-1-20 09:22 | 只看该作者
刚才下了个HELP的文件 里边的0402封装中间不能走线吧???
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-8 05:26 , Processed in 0.140625 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表