找回密码
 注册
关于网站域名变更的通知
查看: 1873|回复: 13
打印 上一主题 下一主题

[HyperLynx] Hyperlynx使用咨询

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-12-27 19:14 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
上传一图片!( v4 Z3 h  O5 s. D7 Q3 F/ z% Y6 B
请问:$ @% d0 ?7 u, e2 ^
    如果我想仿真使用去耦电容对EM辐射的抑制作用,$ `/ y- j7 W% [+ z  d
    我们知道去耦电容应该加在IC芯片的电源和地引脚之间,并要尽量靠近,
4 L) G* h( R+ _; @; M# L   
. V# i' ~5 t( c# V8 D/ o! E    那在Hyperlynx中按照我上传图片所加的地方对不对?这种加法是加在电地引脚之间吗?
6 ]! D  @1 x: s* @

Snap6.jpg (17.68 KB, 下载次数: 5)

Snap6.jpg
  • TA的每日心情
    郁闷
    2025-4-28 15:02
  • 签到天数: 13 天

    [LV.3]偶尔看看II

    2#
    发表于 2010-12-28 14:30 | 只看该作者
    好像不应该加那么大的电容吧一般不会超过30pF的。几个pF应该就可以了。这样加会降低信号沿,也就是降低高频分量也就是那个Fknee频率,应该可以降低EM辐射的。

    该用户从未签到

    3#
     楼主| 发表于 2010-12-28 18:11 | 只看该作者
    willyeing 发表于 2010-12-28 14:30
    & S+ j1 E( _1 }5 _0 M# _' U  n! v好像不应该加那么大的电容吧一般不会超过30pF的。几个pF应该就可以了。这样加会降低信号沿,也就是降低高频 ...
    ! j7 S7 V, {6 q: t* V( `
    恩,我只是随便加个电容试试,呵呵!8 L* F3 ]! ^, Q9 L0 t) U
    主要是我想知道,这样加是不是正确的?
    1 h" b( }' ^. |3 O4 o你认为是对的吗?
    * M8 v0 _( Q& X' q

    该用户从未签到

    4#
    发表于 2010-12-28 23:23 | 只看该作者
    应该加在微带线后面

    该用户从未签到

    5#
     楼主| 发表于 2010-12-29 09:24 | 只看该作者
    个人感觉好像不对啊!!% t) l: H3 K: M
    对于IC来说,去耦电容不是应该加在IC的电源和地引脚之间嘛?而按照图上的加法,明显是针对输出信号的啊,这似乎应该属于滤波吧?, T( Y* i" r9 s

    该用户从未签到

    6#
     楼主| 发表于 2010-12-29 09:27 | 只看该作者
    我总觉得,好像linesim中应该修改驱动芯片的IBIS模型中某些部分,这部分可能会对应去耦电容部分,可是也不会改
  • TA的每日心情
    郁闷
    2025-4-28 15:02
  • 签到天数: 13 天

    [LV.3]偶尔看看II

    7#
    发表于 2010-12-29 12:44 | 只看该作者
    个人认为不对,IBIS模型里是DIE+PACKAGE的寄生电容,它代表封装好后芯片的pin的特性。如果加在里面等于改芯片的封装了。个人理解应该加在你加的地方,电容是pF级,一般情况可用串阻的方法来抑制EMI,还有改变驱动电流以及传输线长等!

    该用户从未签到

    8#
    发表于 2010-12-30 13:56 | 只看该作者
    回复 anjingcoward 的帖子
    - |- e7 w4 i" Z- R! P" e' D5 r! R& L$ p2 X. L
    参考附图3 M! I& y, {& E6 S8 l

    emi suppression.JPG (58.06 KB, 下载次数: 6)

    emi suppression

    emi suppression

    该用户从未签到

    9#
     楼主| 发表于 2010-12-30 14:46 | 只看该作者
    上传一篇文章,其中有块是作者使用Hyperlynx做的去耦电容抑制EMI,: u+ B. K7 ]. i* ^  B0 N+ @) J
    不过没说怎么做
    8 D7 L% G- \% ^0 e- F

    去耦电容在高速电路EMC设计中的研究与应用.pdf

    203.93 KB, 下载次数: 45, 下载积分: 威望 -5

  • TA的每日心情
    郁闷
    2025-4-28 15:02
  • 签到天数: 13 天

    [LV.3]偶尔看看II

    10#
    发表于 2010-12-31 16:21 | 只看该作者
    搞电容的目的还是降低信号沿,不管咋样,EMI都是电流发生瞬变产生的,解决EMC就是解决电流的问题!!!

    该用户从未签到

    11#
     楼主| 发表于 2011-1-5 15:32 | 只看该作者
    我在找些资料看看吧

    该用户从未签到

    12#
    发表于 2011-1-5 18:39 | 只看该作者
    Linesim 無法把電容掛在 Power rail 上。
    3 U$ }* l& W7 n& ^# z: w6 Y* QLZ 的圖示把電容掛在互連線上,並非去藕電容的作用。

    该用户从未签到

    13#
     楼主| 发表于 2011-1-7 15:17 | 只看该作者
    honejing 发表于 2011-1-5 18:39
    9 P& j' F+ r( r* ?7 vLinesim 無法把電容掛在 Power rail 上。2 q- d4 Z& ?% d
    LZ 的圖示把電容掛在互連線上,並非去藕電容的作用。

    # I+ j7 e; G6 q0 `2 E: z& J& b# E那honejing有什么办法做做这方面的仿真没?2 \( m  [' T# z* v

    该用户从未签到

    14#
    发表于 2011-1-7 23:14 | 只看该作者
    曾經嘗試, 但 Hyperlynx LineSim 似乎無解。不過可以用 BoardSim,
    - L$ I' K0 ^+ a3 o 自己抽的 Model 含  Power pin, 把電容掛在上面試試,但是它提供的 IBIS model# a$ V& j- y: ]
    就沒有辦法拉出 Power pin, 無法做 Power 的連接,不確定仿真 EMI 是否會有效果。
    $ A. Y: q9 E: N7 ]試試,若有結果,麻煩分享。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-20 21:25 , Processed in 0.125000 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表