|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
摘要:以单片机和cpld为核心,设计了低频相位(频率)检测系统。系统由CPLD相位频率测量模块,单片机和显示模块三个
# [/ U( @4 y9 I部分组成。利用VHDL语言设计了高速的测频测相模块,并下载到CPLD中,通过与单片机的独立接口,将测量到的数据传& R* x1 i0 B" I4 d- y
送到单片机中,由单片机完成计算和显示的功能。重点介绍了测频测相系统原理框围,,CPLD中的测频测相模块原理框图,
# e3 f( E, Q% X- c+ s& u. X n简要介绍了单片机控制程序,计算程序。采用CPLD配合单片机的设计方案,具有造价较低、速度高、精度高的优点,并且可5 N% }. Q7 g& G+ p; L
以通过软件下裁而达到仪器硬件升级的目的。
7 {% w5 l( N. Q' X7 L关键词:频率测量;相位测量;CPLD;单片机$ ?! D4 L( H& F: Y# _
中图分类号:TP216.1
% d! f( S3 p/ N7 W文献标识码:A) a# p1 a" u- I
; ]2 b! ^, ]2 j7 `0 s- c" r. O( r+ ?+ H( d# x" X* W# h- P
|
|