|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
一、Placement动作在Layout之前,Placement既是为了layout满足一定设计规范,又是为layout走线指明了方向。layout期间原则上不能再大动placement,只能微调。这也要求进行placement时必须深入考虑到layout。高质量的placement会让layout工程师感觉走线顺畅合理。不合理的placement可能使得PCB不满足设计规范,甚至会导致layout走线困难,最终调整placement。( C7 Y3 z' O! W& w1 C; w. l+ ]/ X
二、射频placement原则0 b9 ?) Z: k" a9 {% U9 o
0、通则:loss、阻抗连续、隔离度(EMC)
# a! I7 y! R% m1 F v(1)走线:短、粗、顺& A# y. C) o2 w& i( M E
短:意味着loss小9 b! T( }$ n; Y9 f" O
粗:意味着阻抗易控公差相对小,loss小
2 y+ W& r* T% Z( e 顺:意味着易走线,线直,loss小/ U7 q* Z+ P9 n
(2)RF信号线尽量走表层,少换层,避免过孔的寄生参数
7 @2 y1 a% f; ]# F9 r) m(3)射频电路尽量不要和BB共屏蔽罩,单芯片方案除外
* z6 F6 X/ ]: N/ G0 [1、射频transceiver:
8 t. ~/ ~, N; F1 x) b' f3 H6 G(1)尽量靠近BB芯片,使得到BB的IQ、SPI等线尽量短。+ c& ]) d' k" a8 _, r$ w/ j
(2)接收Port位置应方便接收差分线出线并走表层。# M5 O, e8 I( p3 K# |6 C
(3)如果有分集天线,尽量兼顾到主集和分集,但目前主流板型考虑分集天线较多,因为分集天线环境通常较差,主集天线环境较好,且主集走线本来就很长。
5 Y2 N9 Q1 K2 l0 d% e# p3 m(4)方便TCXO的摆放,即尽量远离热源8 M5 T+ C5 D1 B2 p
(5)方便去耦电容和滤波电容等外围器件的摆放% d6 D4 d9 w# O- g2 {
(6)如果双面布件,其背面尽量避开其他芯片,为方便出线和避免干扰
$ z2 a2 p% P: g2 L# |. d$ k% ?2、TCXO或crystal:
, _7 l1 r$ n" i+ ?8 |' C# h(1)尽量远离热源,热源包括PA,PMIC等,用于WCN的时钟甚至还要与WCN芯片保持一定距离,因为内部集成了PA,也是热源。8 t' ~' _% w6 Z7 e3 U8 V5 a. k% o
(2)时钟如果是crystal,距离transceiver不能太远,一般会紧靠,因为太远会有寄生参数,如果是TCXO,那么可以距离较远。
/ r1 E" v6 X* P- J' W& M+ w3、天线开关、集成开关的FEM:" F3 Q+ k3 Z# `
如sky7759X系列和sky7791X,一般放在PCB的边角,空间上一般介于transceiver和天线之间,并尽量使得两者之间线路顺畅,Trx口朝着transceiver和duplexer, ANT口朝着天线。有时ANT口和TRX口不能都兼顾到,一般优先考虑TRX口的走线,因为TRX口比较多(4个以上)。而ANT口只有一个,且增加的loss基本能接受。
8 o6 L& ?% t3 l+ W4、LNA:
, `* _% `/ J0 T9 hWCN中的LNA尽量靠近天线端摆放,以获得小的系统噪声系数。提高系统灵敏度。Cellular中尽量靠近FEM、duplexer。总之,LNA距离天线越近越好。9 W& o& C8 I) N, U' J
|
|