找回密码
 注册
关于网站域名变更的通知
查看: 3247|回复: 17
打印 上一主题 下一主题

高速电路晶振问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-7-26 00:01 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在高速电路中晶振的地线可以直接跟电源地连接起来吗?还是要通过什么方法隔离一下?

该用户从未签到

2#
发表于 2010-7-26 09:24 | 只看该作者
一般不用

该用户从未签到

3#
发表于 2010-7-26 09:40 | 只看该作者
本帖最后由 shark4685 于 2010-7-26 09:45 编辑
) W& W- j* c- r8 ^; A) a: ~* x5 |4 i+ G. W, h
晶振按类型分可分为 有源晶振无源晶振& S: y$ [; Z% e; U* ~

1 G* j8 S9 G" `+ T6 b) {5 g6 g& ]  S有源晶振 一般的匹配电路如下:
  }/ i5 N) [% Y8 F; u) m
6 G, W' e2 Y( n
6 a% e) u8 Y0 o3 C, d4 w$ M0 q- H) E7 h) C# l
无源晶振 一般的匹配电路如下:( T* [9 `! w* `- E* P4 r$ j

: y/ v8 A6 C! a( T; |' V* p 1 k- a( F- d( h# |& \! b
" s* m/ p" i3 F. R
0 o/ b6 p; z8 ]( _
楼主可查查晶振的DATASHEET,很多厂家现在把这些匹配电路集成在了晶振里面。
4 C7 [8 d- O1 T( I  N) d& T9 y' O6 J. r# l
再酌情处理是否要加这些个电阻电容。
1 K7 r# J* p3 y4 M
: c2 U4 H9 {5 E/ O# o在高速电路中晶振的地线一般是不可以直接跟电源地连接起来!!
0 A8 e8 d% Z1 \9 t. |0 l  C) _& T; K0 I% G  d" N

该用户从未签到

4#
发表于 2010-7-26 09:59 | 只看该作者
不管啥时候,晶振的地都不要跟电源直接相连,最好是加T型滤波,当然省钱的话,可加成楼上的那样。

该用户从未签到

5#
发表于 2010-7-26 10:08 | 只看该作者
有源晶振我们统统使用π型滤波。

该用户从未签到

6#
 楼主| 发表于 2010-7-26 12:14 | 只看该作者
可能大家误会我的意思了,我说的晶振的地其实就是匹配电容的地。我的意思是匹配电容接的地线能不能跟电源的地线直接相连。

QQ截图未命名啊.jpg (10.83 KB, 下载次数: 3)

QQ截图未命名啊.jpg

该用户从未签到

7#
发表于 2010-7-26 13:21 | 只看该作者
回复 4# stupid 3 N1 X8 \# f' f3 K2 C5 G! [6 Y

/ R# V% r; d/ ]5 a+ H( \" c$ s/ b, U0 z  y
    请斑竹明示!

该用户从未签到

8#
发表于 2010-7-26 14:02 | 只看该作者
有源晶振电容的地,建议分别打孔与地平面连接。不要共用地过孔。

该用户从未签到

9#
发表于 2010-7-26 20:36 | 只看该作者
有源晶振电容的地,建议分别打孔与地平面连接。不要共用地过孔。5 ^; r" _- p9 c! b. k8 H
doya 发表于 2010-7-26 14:02

; j! \0 \& B* ^/ l为啥?

该用户从未签到

10#
 楼主| 发表于 2010-7-26 21:47 | 只看该作者
回复 8# doya
6 m- ]( q! e' N: }: F2 [4 K+ u* }+ h% e' r# Q2 V. z$ a
打过空到地不是直接跟电源地相连吗?

该用户从未签到

11#
发表于 2010-7-27 11:54 | 只看该作者
LC滤波电感后面一般会有两个电容,一大一小。建议这两个电容分别打孔与GND连接。" I( {; w; u2 K: \  [- _
布局顺序是电感-->大电容-->小电容-->晶振。

该用户从未签到

12#
发表于 2010-11-23 09:10 | 只看该作者
学习了

该用户从未签到

13#
发表于 2010-11-23 11:00 | 只看该作者
回复 shark4685 的帖子4 U+ s' A4 K) K2 h2 I2 ^, D6 M

* q9 ?+ f6 j/ O& }6 u( t0 X请问无源晶振下边的两个电容起什么作用?$ ~# ?7 h- t8 g
晶振,两个电容,芯片他们之间的位置,顺序在布局布线的时候有什么要求么?* k, ]% }/ q* {  a& _" A1 E$ D
谢谢!
  Y6 E$ t( i  o3 l' V

该用户从未签到

14#
发表于 2010-11-23 11:35 | 只看该作者
本帖最后由 shark4685 于 2010-11-23 11:49 编辑
  W# W5 P2 }8 X; u+ y1 }) {1 G6 T. o$ B! w$ {& N
无源晶振有个重要的参数是,所接电路负载电容值,选择与负载相同的电容值相等的并联电容,就可以得到晶体振标称的谐振频率,
  r0 a5 y  T. ?* o$ A7 k: W" G  j
7 I: b/ \  y$ R) p4 V+ \$ q; M, q9 u一般的晶振的负载电容为15p 或者 12.5 P.如果再将元件引脚的等效电容考虑进去,则我们选择两个22P的电

4 a  ]; ~1 Y( Y, t$ X/ x4 F
6 t7 w& U6 T/ s6 [9 `容并联到地,就能很好的解决晶振的问题!- ?$ n  T! `1 v8 _: Y9 y% v
! r2 B, S, I8 y' m& q: o
在设计方面参考下面的图:
; `# V, N8 n1 N/ U: }' Y% p7 Q( E6 t+ x8 Q3 I( N$ u

jz.JPG (37.72 KB, 下载次数: 3)

jz.JPG

该用户从未签到

15#
发表于 2010-11-23 12:21 | 只看该作者
回复 shark4685 的帖子( g2 P' `$ |# I' }" m, f4 _1 r
2 l4 @; Z4 l  h' f
非常感谢!5 ^  C) p  t1 ]  t: y4 B
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-20 10:18 , Processed in 0.140625 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表