找回密码
 注册
关于网站域名变更的通知
12
返回列表 发新帖
楼主: evervotion
打印 上一主题 下一主题

传输线延时的计算?

[复制链接]

该用户从未签到

16#
发表于 2011-7-14 18:27 | 只看该作者
真正高手不会有时间来这里写东西的.不用等了.
  • TA的每日心情
    开心
    2025-7-30 15:24
  • 签到天数: 4 天

    [LV.2]偶尔看看I

    17#
    发表于 2011-7-14 20:30 | 只看该作者
    实际设计中哪有这么多道理哦!!!
    1 X& `3 k, U! b( P( s2 {: G都是些刚出头的小伙!

    该用户从未签到

    18#
    发表于 2011-11-25 09:23 | 只看该作者
    实际应用中很少算的,但还是要了解的{:soso_e100:}

    该用户从未签到

    19#
    发表于 2011-11-30 20:11 | 只看该作者
    拿个板凳跟着楼上的一起学习!

    该用户从未签到

    20#
    发表于 2014-4-23 21:03 | 只看该作者
    最近在研究FPGA的时序约束,需要算出PCB延时,因此研究了下,与大家分享:! z7 x5 C. V$ e+ e9 t
    在Er = 4.0介电质上2英寸微带线的延时约270 ps公式来计算出来,更保守的规则是使用2英寸(PCB走线长度)/纳秒(上升/下降时间)规则(此源于ADI MT-097高速逻辑的处理)

    该用户从未签到

    21#
    发表于 2014-4-24 11:37 | 只看该作者
    单纯的一根传输线的延时是这么算的,只是因为传输速度V与传播介质的介电常数有关,所以说只与Er有关。同样因为内层外层的介电常数不同,所以同样长度的传输线内层外层有别。
    - l, c$ N+ P- ~3 V" }4 g- r* C至于你说的电容的问题应该另外算的吧,我只是看到有书上说电容会延长信号的上升时间,降低电路的速度,这与电容的容值以及传输线的特征阻抗有关。  |7 e& ?, v4 s/ x! c; ]: E$ i
    在书上还看到说信号的延时产生的原因主要是驱动过载与布线过长。不是很明白跟驱动过载有什么关系。。。  y" Q5 s! W! @/ p' G1 R- s' G# D/ M# `
    求高手指点。。。

    该用户从未签到

    22#
    发表于 2014-5-14 09:45 | 只看该作者
    向高手学习了,又明白了一点,呵呵、、
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 03:50 , Processed in 0.140625 second(s), 18 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表