找回密码
 注册
关于网站域名变更的通知
查看: 355|回复: 1
打印 上一主题 下一主题

MOS管漏源极导通的原因是什么?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-3-19 13:46 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
普通N mos管给栅极一个高电压 ,漏极一个低电压,漏源极就能导通。这个GS之间加了背靠背的稳压管,给栅极一个4-10V的电压,漏源极不能导通。9 a, Q4 j) H* z4 y9 }
是不是要大于栅源击穿电压VGSO(30v)才可以?! o7 R( t+ `9 W# e

该用户从未签到

2#
发表于 2020-3-19 14:16 | 只看该作者
G、S间加的背靠背二极管,应该不能当成稳压管来看吧,应该是为了防静电,在mos内部结构上加的ESD保护器件,且是双向的,因此是两颗背靠背
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-21 05:53 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表