找回密码
 注册
关于网站域名变更的通知
查看: 322|回复: 1
打印 上一主题 下一主题

电容性负载和相位裕度

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-3-17 10:25 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
为何在输出端连接一个电容时,我的运算放大器会振荡?6 J( k$ K4 E$ k
驱动一个集成运算放大器的电容性负载可能是棘手的。如果负载电容太高,这会造成不稳定,使运算放大器输出振荡。足够的相位裕度对实现稳定性至关重要。随着负载电容增大,相位裕度会减小。如果您发现一个运算放大器输出振荡,首先要查看的是负载。& P/ _1 [; d4 P4 M: h* D2 e
& ~6 I/ ?+ _! B* n
图1. 在运算放大器输出端的电容性负载会导致振荡+ j: y8 M- m" i
负载电容可以包括任何连接到输出的电容以及任何外部电容或由系统产生的寄生电容,包括PCB和探针。这个电容增加相位滞后,降低相位裕度。结合内部输出电阻,负载电容产生一个移动增益和相位图的极点。这种效应如图2所示。# \6 Z+ k1 ~( B9 i6 f  r) w; F$ q+ w
+ g  b* v- {! W6 o3 c" s+ B; u8 J
图2. NCS2005增益和相位与频率的关系。
) F* v5 |5 W  K/ i, n$ y. z0 y例如,安森美半导体的NCS2005是个8 MHz的运算放大器,设计用于驱动达1 nF的电容性负载。请注意,随着负载电容增加,相位裕度开始下降得更快。负载电容1 nF,相位裕度下降到约25-30°,根据经验法则,这是设计一个系统应提供的最小相位裕度。一个25 pF的较小的负载电容在该增益和相位图推动该极点到更高的频率,提高相位裕度至65°。, k6 V8 A# S( e3 p  I: v) h  M
另一种提高相位裕度的方法是在输出端增加一个小的串联电阻。通常情况下,使用电阻值在10Ω 至50Ω之间的电阻。这串联电阻本质上有助于隔离运放输出与负载电容。反馈是在串联电阻前从运算放大器输出取得。外部串联电阻通常大于运放的输出电阻,所以相移主要在于串联电阻而不是运放。这种技术的缺点可能包括由于添加的电阻或低通滤波器外置R和C产生有限的频率响应造成的直流误差,但有其它(更复杂)的技术避免这缺点。5 Q0 h/ f; @* k, w6 U
& W  T9 M% \: P& n7 A' [
图3. 在电容器前添加电阻可帮助提高相位裕度7 B& ^7 x8 c, y9 Y1 J% ^) |# N
最后,提高相位裕度的另一种方法是增加电路的闭环增益。由于低输出阻抗,单位增益最易受到不稳定的影响。
6 A. u9 Y8 H4 }" o, v在选择运放时,检查相位裕度对电容性负载的响应总是个好办法。一些运算放大器,如NCS2005,旨在驱动较大的负载。对于其他运放,如果您察觉到振荡,请尝试这其中一种技术来提高相位裕度。3 n& r$ N& _# M$ K( `5 z

该用户从未签到

2#
发表于 2020-3-17 15:03 | 只看该作者
负载电容太高,这会造成不稳定
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-21 06:12 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表