找回密码
 注册
关于网站域名变更的通知
查看: 1405|回复: 5
打印 上一主题 下一主题

QFN 封装腹地问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-2-3 13:52 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
小弟请教坛子里的各位大哥,QFN在做封装时,中间的腹地是在做元件封装时直接画铜皮好些还是Layout时画铜皮,如果是LAYOUT时画铜皮该注意些什么???
  • TA的每日心情
    开心
    2024-12-19 15:41
  • 签到天数: 36 天

    [LV.5]常住居民I

    2#
    发表于 2010-2-3 13:59 | 只看该作者
    做成封装好

    该用户从未签到

    3#
    发表于 2010-2-3 15:44 | 只看该作者
    本帖最后由 keling 于 2010-2-3 15:45 编辑
      Q* K5 W: K% h7 ~8 ]! W: E' X' V7 O/ p
    ' x. m, m" \5 a" R
    见上图:中间腹地,要做成封装。画成这样好些,中间打几个地孔~~

    该用户从未签到

    4#
    发表于 2010-3-13 21:15 | 只看该作者
    请问楼上的朋友,如果是4层版,第一,四层是元件,第二层是地,第三层是电源,那中间那块是打通孔还是1.2层的盲孔好呢?

    该用户从未签到

    5#
    发表于 2010-3-13 23:56 | 只看该作者
    一般都还是做成封装的比较好6 j$ c; E0 B# J& D
    至于那个孔,如果没有什么特殊的要求的话,最好还是打通孔

    该用户从未签到

    6#
    发表于 2010-3-19 13:50 | 只看该作者
    同意楼上的观点!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-1 12:28 , Processed in 0.093750 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表