找回密码
 注册
关于网站域名变更的通知
查看: 761|回复: 3
打印 上一主题 下一主题

运算放大器可以替代比较器吗?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-2-25 23:22 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
一般而言,当您只需要一个简单的比较器,并且您在四运算放大器封装中还有一个“多余”运算放大器时,这种做法是可行的。稳定运算放大器运行所需的相位补偿意味着把运算放大器用作比较器时其速度会非常的低,但是如果对速度要求不高,则运算放大器可以满足需求。偶尔会有人问到我们运算放大器的这种使用方法。这种方法有时有效,有时却不如人们预期的那样效果好。为什么会出现这种情况呢?
) y- F* I9 d$ {5 G. _
# y2 [3 @2 w( U6 e3 s, V许多运算放大器都在输入端之间有电压钳位,其大多数一般都使用背靠背二极管(有时使用两个或者更多的串联二极管)来实施。这些二极管保护输入晶体管免受其基极结点反向击穿的损害。差动输入为约 6V 时便会出现许多 IC 工艺击穿,这会极大地改变或者损坏晶体管。下图显示了 NPN 输入级,D1 和 D2 提供了这种保护功能。4 f+ M7 V2 O5 O$ ^3 `
- R1 ]2 p. x: c3 D

大多数常见运算放大器应用中,输入电压均约为零伏,其根本无法开启这些二极管。但是很明显,对于比较器的运行而言,这种保护便成了问题。在一个输入拖拽另一个输入(以一种讨厌的方式拉其电压)以前,差动电压范围(约0.7V)受限。尽管如此,但我们还是可以把运算放大器用作比较器。但是,在我们这样做时必须小心谨慎。在一些电路中,这种做法可能是完全不能接受的。

. p! l3 F' I; m- \4 f' W
问题是我们(包括其他运算放大器厂商)并没有总是说明这些钳位的存在。即使有所说明,我们可能也不会做详细的解释或者阐述。也许我们应该说:“用作比较器时,请小心谨慎!”产品说明书的作者们通常也只是假设您肯定会把运算放大器当作运算放大器用。最近,我们在美国亚利桑那州图森产品部召开了一个会议。会议决定,我们以后将会更加清楚地说明这种情况。但是,现在已经生产出来的运算放大器怎么办呢?下列指导建议可能会对您有所帮助:


$ z: y! |2 @. ?/ `5 |4 r- V一般而言,双极 NPN 晶体管运算放大器都有输入钳位,例如:OP07、OPA227 和 OPA277 等。uA741 是一个例外,它具有 NPN 输入晶体管,并且有一些为 NPN 提供固有保护的附加串联横向 PNP。

+ `/ j# K0 G* G6 `
PNP 输入晶体管的通用运算放大器一般没有输入钳位,例如:LM324、LM358、 OPA234、OPA2251 和 OPA244。这些运算放大器一般为“单电源”类型,其意味着它们拥有一个扩展至负电源端(或者稍低)的共模范围。输入偏置电流为一个负数时,表示输入偏置电流自输入引脚流出。这时,我们通常可以认定它们为这类运算放大器。但是,需要注意的是,使用 PNP 输入的高速运算放大器一般有输入钳位,而这些 PNP 是一些具有更低击穿电压的垂直 PNP。4 a$ H- N( x0 h- I) P
4 }( S8 c, p6 J7 z7 l

更高电压(一般大于 20V)下工作的 JFET 和 CMOS 放大器,可能有也可能没有钳位。这种不确定性,要求您进行更多仔细的检查。所用工艺和晶体管类型的特性,决定了其内部是否存在钳位。

# b) Y5 i! l$ Y+ _" C: y
大多数低压 CMOS 运算放大器都没有钳位。自动归零或者斩波器类型是一个特例,其可能具有类似钳位的行为表现。


$ L9 e+ v! w0 a5 d" ?0 u6 d3 l底线是……如果您考虑把运算放大器用作比较器,请一定小心谨慎。仔细阅读产品说明书,不要漏掉一点信息,包括应用部分的一些注解内容。在电路试验板或者样机中验证其表现,查看一个输入电压对另一个输入电压的影响。不要依赖 SPICE 宏模型。一些宏模型可能并不包括对钳位建模的一些额外组件。另外,当您笨手笨脚地把运算放大器从一个轨移动到另一个轨时可能出现其他一些现象,我们可能无法精确地对这些现象建模。

! v/ B2 d4 s: M- o1 M4 \) y

5 o7 b. h3 W* M
- i  G- R! _( D9 K% \

. F/ K, [' h/ q# e
  • TA的每日心情
    开心
    2022-2-7 15:16
  • 签到天数: 61 天

    [LV.6]常住居民II

    2#
    发表于 2020-2-26 12:15 | 只看该作者
    本文通过对三极管搭建的比较电路功能与运放比较,解答了大多数模拟工程师心里的疑问?在选择运放与三极管搭建电路的时候,不光要考虑图1的钳位电路,图2的PNP保护NPN,图3的PNP需不需要钳位,而且要参考规格的对比、时延(分立器件越多,时延越长,但晶圆内部电路则传输速率要快的多)、价格等,好贴~

    该用户从未签到

    3#
     楼主| 发表于 2020-3-3 22:31 | 只看该作者
    希望大家都分享

    该用户从未签到

    4#
    发表于 2020-3-7 10:39 | 只看该作者
    好文章,受教了。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-21 03:06 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表