找回密码
 注册
关于网站域名变更的通知
查看: 664|回复: 1
打印 上一主题 下一主题

过炉后通孔内有锡洞,不良50%左右怎么办?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-1-13 10:58 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
过炉后通孔内有锡洞,不良50%左右,此部品为DC模块。焊条是3银千住。做过如下验证:1.预热升高,测试预热在120°左右。2.基板烘烤:120°,2小时。3.部品引脚手动上锡后再插件过波峰。4.通孔手动加锡后再吸开再插入部品过波峰。5.在基板上涂助焊剂再过炉。6.基板用超声波清洗后再过炉。以上都没解决问题,请大神指点:什么原因,或者怎么验证?非常感谢!
" G  _) m. X% \9 N: @4 j

该用户从未签到

2#
发表于 2020-1-13 14:34 | 只看该作者
你的问题是指过孔内透锡的高度<50%吗?6 r" n, v" w, E/ N1 y
看是否因为过孔/引脚散热太快导致的透锡不足,可以从两个方面分析:+ Q! ]2 W# w0 n  O
1、PCB板多厚、几层板、过孔连接了几层铜箔,最厚的铜箔厚度为多少
, x" U7 o' ~) s4 w: L% X% R+ ?2 m
8 g( L2 T7 |8 J2 I6 x5 a2、DC的引脚直径多大、孔径多大$ W6 Z" C' \, P  {( w' |
如果是散热快,波峰参数设置时就此方面做调整。) l9 a. h6 F) s- g
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-20 12:28 , Processed in 0.093750 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表