找回密码
 注册
关于网站域名变更的通知
查看: 343|回复: 1
打印 上一主题 下一主题

COB(Chip On Board)

[复制链接]
  • TA的每日心情
    奋斗
    2022-4-26 15:14
  • 签到天数: 152 天

    [LV.7]常住居民III

    跳转到指定楼层
    1#
    发表于 2019-12-25 23:47 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    本帖最后由 colin_fa 于 2019-12-25 23:47 编辑
    + ]: K' X) a7 H* D
    , Y2 t% D! I  `9 u. e
           COB(Chip-on-Board ),也称之为芯片直接贴装技术,是采用粘接剂或自动带焊、丝焊、倒装焊等方法,将集成电路芯片裸die直接绑定贴装在电路板上。半导体芯片交接贴装在印刷线路板上,芯片与基板的电气连接用引线缝合方法实现,芯片与基板的电气连接用引线缝合方法实现,并用树脂覆盖以确保可靠性。工艺过程首先是在基底表面用导热环氧树脂(一般用掺银颗粒的环氧树脂)覆盖硅片安放点,然后将硅片直接安放在基底表面,热处理至硅片牢固地固定在基底为止,随后再用丝焊的方法在硅片和基底之间直接建立电气连接。虽然COB 是最简单的裸芯片贴装技术,但它的封装密度远不如TAB 和倒片焊技术。  
      裸芯片技术主要有两种形式:一种是COB技术,另一种是倒装片技术(Flip Chip)。板上芯片封装(COB),半导体芯片交接贴装在印刷线路板上,芯片与基板的电气连接用引线缝合方法实现,芯片与基板的电气连接用引线缝合方法实现,并用树脂覆盖以确保可靠性。虽然COB是最简单的裸芯片贴装技术,但它的封装密度远不如TAB和倒片焊技术。
    / k( ~' ~6 B/ G6 {4 d% I
      
    5 t& l1 |2 P/ S  L4 q
           COB技术的优点:
    . f- h. R8 q  N+ k) e8 |2 r% }# R& M
      1、性能更优越:采用cob技术,将芯片裸die直接绑定在pcb板上,消除了对引线键合连接的要求,增加了输入/输出(I/O)的连接密度,产品性能更加可靠和稳定。
      

    & I* @' x& t) w. A# k# @; _      2、集成度更高:采用cob技术,消除了芯片与应用电路板之间的链接管脚,提高了产品的集成度。1 v( i/ B. G8 V- a4 J1 ^
      
    3 W) v* [6 z9 a
          3、体积更小:采用cob技术,由于可以在pcb双面进行绑定贴装,相应减小了cob应用模块的体积,扩大了cob模块的应用空间。
    # A7 E1 J$ d1 T. q, L7 b8 ]; Q" H% V- L$ i# N# ~
      4、更强的易用性、更简化的产品工艺流程:采用了独创的集束总线技术,cob板和应用板之间采用插针方便互连,免除了使用芯片必须经过的焊接等工艺流程,降低了产品使用难度,简化了产品流程,同时使得产品更易更换,增强了产品易用性。 # z4 o7 o  k# T' y7 h! q) t4 I, t
    , v( Y6 C( ]0 C* J7 B8 O- j5 R! q
      5、更低的成本:cob技术是直接在pcb板上进行绑定封装,免除了芯片需要植球、焊接等加工过程的成本,且用户板的设计更加简单,只需要单层板就可实现,有效降低了嵌入式产品的成本。
    COB主要的焊接方法:
    $ q4 c# J+ P/ X- Z( a: _   (1)热压焊
    * O/ A1 \; e- z
    6 T2 J2 ^2 e4 B: X' V5 ?: @  利用加热和加压力使金属丝与焊区压焊在一起。其原理是通过加热和加压力,使焊区(如AI)发生塑性形变同时破坏压焊界面上的氧化层,从而使原子间产生吸引力达到“键合”的目的,此外,两金属界面不平整加热加压时可使上下的金属相互镶嵌。此技术一般用为玻璃板上芯片COG。 ( S! n, t# ]6 }  {$ h' u8 z, j" J
    9 D6 N- |* R; g/ |$ l
       (2)超声焊
    ) E2 y6 g& ^0 ^8 i& ~$ V4 X1 v9 I
      超声焊是利用超声波发生器产生的能量,通过换能器在超高频的磁场感应下,迅速伸缩产生弹性振动,使劈刀相应振动,同时在劈刀上施加一定的压力,于是劈刀在这两种力的共同作用下,带动AI丝在被焊区的金属化层如(AI膜)表面迅速摩擦,使AI丝和AI膜表面产生塑性变形,这种形变也破坏了AI层界面的氧化层,使两个纯净的金属表面紧密接触达到原子间的结合,从而形成焊接。主要焊接材料为铝线焊头,一般为楔形。
    0 ~" a- W) r9 ]0 m# d* i
    . L! B$ \% T" d* e( C6 J   (3)金丝焊
    : K2 ^# v' D- J7 x( u
    * S4 }. S2 C6 O: z1 Y4 u/ n  球焊在引线键合中是最具代表性的焊接技术,因为现在的半导体封装二、三极管封装都采用AU线球焊。而且它操作方便、灵活、焊点牢固(直径为25UM的AU丝的焊接强度一般为0.07~0.09N/点),又无方向性,焊接速度可高达15点/秒以上。金丝焊也叫热(压)(超)声焊主要键合材料为金(AU)线焊头为球形故为球焊。   `2 p, N- h. X5 Y

    6 \) Q, K; J& C: ]- j4 }+ d! [* iCOB封装流程 7 i4 V. E. N( o0 t* c8 I
      第一步:扩晶。采用扩张机将厂商提供的整张LED晶片薄膜均匀扩张,使附着在薄膜表面紧密排列的LED晶粒拉开,便于刺晶。
    " S5 j9 J' ?# X5 [. f( `+ k0 q. R% A) E; B+ }/ j
      第二步:背胶。将扩好晶的扩晶环放在已刮好银浆层的背胶机面上,背上银浆。点银浆。适用于散装LED芯片。采用点胶机将适量的银浆点在PCB印刷线路板上。
    ! k  |) g+ Q- v5 _( S" R& b9 w, F& v- `; f
      第三步:将备好银浆的扩晶环放入刺晶架中,由操作员在显微镜下将LED晶片用刺晶笔刺在PCB印刷线路板上。
    7 U. V9 k* p2 U( ?0 _" H
    # }4 t0 `! r% {0 L& |; n( M3 {  第四步:将刺好晶的PCB印刷线路板放入热循环烘箱中恒温静置一段时间,待银浆固化后取出(不可久置,不然LED芯片镀层会烤黄,即氧化,给邦定造成困难)。如果有LED芯片邦定,则需要以上几个步骤;如果只有IC芯片邦定则取消以上步骤。
    4 }% L1 N5 l6 i% o+ G
    * Q5 E) x. S0 B: i# I  第五步:粘芯片。用点胶机在PCB印刷线路板的IC位置上适量的红胶(或黑胶),再用防静电设备(真空吸笔或子)将IC裸片正确放在红胶或黑胶上。
    1 p$ ~1 u- f8 T& G. |! }3 @
    0 i$ }! l! o9 |+ s. ?  第六步:烘干。将粘好裸片放入热循环烘箱中放在大平面加热板上恒温静置一段时间,也可以自然固化(时间较长)。
    . T" }. L  v; Y+ x. v% ]
    ( P& N6 \& ?& Z4 p( c% N) t: G( v  第七步:邦定(打线)。采用铝丝焊线机将晶片(LED晶粒或IC芯片)与PCB板上对应的焊盘铝丝进行桥接,即COB的内引线焊接。
    2 I9 [4 N, j' S4 ^" i8 Z
    ( x, A# S8 I+ [- i7 l& r8 }. E  第八步:前测。使用专用检测工具(按不同用途的COB有不同的设备,简单的就是高精密度稳压电源)检测COB板,将不合格的板子重新返修。* o7 H% m. m& z; n- w0 Z1 e$ ^; M0 F. V

    ) U9 ~5 Y) w( g% }+ [+ @  第九步:点胶。采用点胶机将调配好的AB胶适量地点到邦定好的LED晶粒上,IC则用黑胶封装,然后根据客户要求进行外观封装。
    4 a7 W! \/ B4 E2 q. ?4 `& l
    * |8 T, |$ T/ K  L. [  第十步:固化。将封好胶的PCB印刷线路板放入热循环烘箱中恒温静置,根据要求可设定不同的烘干时间。
    . {  Z6 b( B+ T5 Q+ L
    2 {( K: y" x( O6 I  第十一步:后测。将封装好的PCB印刷线路板再用专用的检测工具进行电气性能测试,区分好坏优劣。
    - O! j) |) ~; C2 z9 U* `
    3 A$ Z* b/ J% f' p5 B! l  与其它封装技术相比,COB技术价格低廉(仅为同芯片的1/3左右)、节约空间、工艺成熟。但任何新技术在刚出现时都不可能十全十美,COB技术也存在着需要另配焊接机及封装机、有时速度跟不上以及PCB贴片对环境要求更为严格和无法维修等缺点。
    2 n. Q7 p  R% ]' |* d: t  R# {
    ) j5 f8 N# l! r# Q  某些板上芯片(CoB)的布局可以改善IC信号性能,因为它们去掉了大部分或全部封装,也就是去掉了大部分或全部寄生器件。然而,伴随着这些技术,可能存在一些性能问题。在所有这些设计中,由于有引线框架片或BGA标志,衬底可能不会很好地连接到VCC或地。可能存在的问题包括热膨胀系数(CTE)问题以及不良的衬底连接。
       

    , n0 K) C5 r+ E
    9 ]# @6 S  p2 e

    该用户从未签到

    2#
    发表于 2020-4-19 04:18 | 只看该作者
    裸芯片技术主要有两种形式:一种是COB技术,另一种是倒装片技术。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-23 05:56 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表