EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
专家点评: 该项目运用了基于NiosⅡ 嵌入式处理器的SOPC技术 ,由NIOS 处理器来控制FPGA内部的信号发生部分实现各项功能,设计了函数信号发生器。理论分析完整,测试方案正确,测试数据充分。其特点是充分利用了EDA开发工具与FPGA内部资源,提高了系统的稳定性和抗干扰能力,得到很好的结果。 摘要:本设计运用了基于NiosⅡ嵌入式处理器的SOPC技术 ,设计完成了函数信号发生器系统。本系统的DDS 信号发生部分由FPGA最小系统加DAC904构成,控制与信息显示部分由单片机最小系统加键盘,液晶显示器构成。单片机接受键盘指令通过串口将控制字,发送到FPGA内部的NIOSII处理器,由NIOS处理器来控制FPGA内部的信号发生部分实现各项功能。本系统充分利用了EDA开发工具与FPGA内部资源,提高了系统的稳定性和抗干扰能力,得到很好的输出效果。
; t2 S6 _/ i6 O$ p. W, P
! x% Y# v9 S+ ^: c$ T* W1 `& s0 E; B
8 Y4 l9 k$ D, S" l1 d
* g. e; n- |8 ^; a& ?: Z
' C/ R! v7 x8 E; Z% B' W; ?' j& k3 s
1 S7 j |! Z( f% I1 p. v2 r+ K+ Q |