找回密码
 注册
关于网站域名变更的通知
查看: 1441|回复: 4
打印 上一主题 下一主题

时序疑问

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-9-29 10:24 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
最近在看一些时序方面的资料,可分析时序图时还是有些疑问,具体请看附件时序图“1.jpg”及相应逻辑图“2.jpg“,请大家帮忙一起看看,谢谢。% o' t* B9 }( r- Z
疑问:
) q, s' O. {, Z; W1 A) Q1.图中TDCO是指什么时间,是指我们通常所说的CLK到DCO的TCO时间吗?
3 J% I6 |6 f) B' F  E/ X2.我写了一下它的相关时序方程:(不知是否正确)( t4 Y0 K9 ?0 B. Q2 Q: z
  Tsu_mg=Tcycle+Tdco_max+Tft_dco_max-Tpd_max-Tft_data_max-Tsu  1 f6 w. `3 v/ j. X0 e
  Thold_mg=Tpd_min+Tft_data_min-Tdco_min-Tft_dco_min-Thold           
- D/ y6 F" T$ M0 b(其中Tsu_mg为建立时间裕量,Tcycle为DCO的周期,Tft_dco_max为DCO的最大飞行时间,Tft_data_max为DATA的最大飞行时间,
  Y5 T: h9 G7 P' C& h Tsu为建立时间,Thold_mg为保持时间裕量,Thold为保持时间)1 f$ S0 _7 Y+ R* S* h/ @- f9 K
3.用SQ仿真时,可以得到Tft_dco_max对应为DCO的settledelay的最大值,Tft_data_max对应为DATA的settledelay的最大值,
1 G) I: Y# W* U7 b# m  Tft_dco_min对应为DCO的switchdelay的最小值,Tft_data_min对应为DATA的switchdelay的最小值.

1.JPG (64.88 KB, 下载次数: 5)

1.JPG

2.JPG (11.45 KB, 下载次数: 2)

2.JPG

该用户从未签到

2#
发表于 2009-9-29 11:47 | 只看该作者
1)是的,从时序图中看出,Data的Tco为图中的Tpd,DCO的Tco为图中的Tdco* k  [4 T" M! v+ `8 Z$ U
2)时序裕量计算公式,此时序图可以理解成内部时钟系统,它与外部共同时钟的区别只是取消了原本clk两条支路中的一个支路,你的计算公式整体上是正确的,但要为了考虑裕量的最恶劣情况,做如下修正1 h& i9 v# A& e: \% G" u1 ?
Tsu_mg=Tcycle+Tdco_min+Tft_dco_min-Tpd_max-Tft_data_max-Tsu- R7 i/ `! M7 r5 T  @4 k
  Thold_mg=Tpd_min+Tft_data_min-Tdco_max-Tft_dco_max-Thold
; z7 k( Z7 Y% F' D
3)理解非常正确,无论是Data抑或是DCO信号在驱动端都是以CLK为基准的,即便后者也是时钟信号(准确的说应该是采样信号)

该用户从未签到

3#
 楼主| 发表于 2009-9-29 14:57 | 只看该作者
本帖最后由 yingjuan 于 2009-9-29 15:45 编辑
# ^' T- W- Z. [3 [+ A/ D  a# ]4 v- B+ B1 m
非常感谢楼上的回复。因为都是自己一个人在摸索,所以有很多方面还是比较模糊。
; h; d0 f" h0 ?$ O& N$ w我刚才继续分析的时候又有个疑问,那就是建立时间裕量中Tcycle这个参数是怎么来的。一下理解不知道是否正确。& i& D) f( s5 \& Y- [0 ?6 m7 y
1.从参考资料(4.jpg)来分析看的话,这个Tcycle的参数相当于参考时序图中的Tdelay参数,为数据和DCO在芯片内部的延时。
0 |0 u, M  G6 [6 \9 `) K( s2.时序图中我所标注的时间段即为Tdelay(请见修改后的时序图“3.jpg”),即3个时钟周期,也就是DATASHEET资料中的“OUT-OF-RANGE RECOVERY  3   Cycles ”,那么如此来看的话,时序裕量计算公式应该是如下:
8 `0 H) m! @9 {* m9 KTsu_mg=3Tcycle+Tdco_min+Tft_dco_min-Tpd_max-Tft_data_max-Tsu0 Z0 d2 o( T- E- @2 k
Thold_mg=3Tcycle+Tpd_min+Tft_data_min-Tdco_max-Tft_dco_max-Thold

3.JPG (108.91 KB, 下载次数: 1)

3.JPG

4.JPG (57.28 KB, 下载次数: 1)

4.JPG

该用户从未签到

4#
发表于 2009-9-29 16:08 | 只看该作者
本帖最后由 袁荣盛 于 2009-9-29 16:23 编辑
0 B4 a7 Y5 [( l! x1 b
" q0 U% F, C5 H能否上传数据手册或者告知器件料号
; A  O* w" y  w0 |: c. I我想仔细看看再下结论
4 W" @* ^1 L7 r我的第一帖是按照共同时钟的角度来分析时序问题的
$ {; k& ~& O3 O+ d, u2 u7 U事实上,如果源同步的延时是一个周期的话,可以用共同时钟来替代分析,这样比较简单
& X0 ?0 O/ E" |2 t6 K3 \8 F4 X* o6 S. U' m3 ~
但现在你提出的3倍延迟,我仔细看了下图3中并不是3倍周期延迟,而是3.5倍! Q) O$ T7 w. Q) ?2 h* h
DCO信号在CLK信号的下降沿触发
) d( W! ]) R$ e/ Z% `/ {; W( q所以究竟是否是3倍周期延时有待证实
. \3 w5 M3 d% r  d9 b1 u3 ]( z个人觉得有可能是0.5个周期延迟
3 y* U  g9 P& G那个out of range recovery time和时序计算应该没有关系

该用户从未签到

5#
 楼主| 发表于 2009-9-29 17:01 | 只看该作者
芯片型号为AD6655,由于附件比较大,不方便上传,请需要了解相关资料的朋友直接在analog网站查询,谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-23 00:10 , Processed in 0.156250 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表