找回密码
 注册
关于网站域名变更的通知
查看: 1895|回复: 2
打印 上一主题 下一主题

关于FPGA时钟的问题?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-9-21 09:20 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
使用的是FPGA CycloneII ,外围50Mh晶振输出信号通过一个滤波器输出到FPGA的23引脚,
" T% g: ~# |" |" k, ?现有两个疑问:
4 v/ O) Z! N3 Q1、是不是只要保证23引脚接收到的信号超过某一电平值,就被FPGA作为高电平接收,反过来,作为低电平接收,在这块,不用考虑所接收到信号(50M晶振发出来的)的波形的边沿是不是很陡?波形不陡也可以,只要满足电压容限就可以?6 [( @( u3 j& [: i
2、如果问题一的回答是“是”的话,那么电路中FPGA的47引脚输出25Mhz时钟信号(50M信号的分频)给AD使用,会不会因为因为波形边沿不够陡而导致AD接收的时序问题,致使AD不工作呢?

该用户从未签到

2#
发表于 2009-9-29 22:24 | 只看该作者
不知道时钟是如何分频的?我用过25M的输入时钟,经CycloneII的PLL倍频到80M输出,可以驱动DA和AD。不过用的是方波,没经过滤波器,一点经验,有用没用的仅供参考。

该用户从未签到

3#
发表于 2009-9-30 22:49 | 只看该作者
今天和单位做硬件的高手请教了一下,方波经滤波器之后成为类正弦波,与方波相比带载能力下降,有可能出现2中的情况,但信号经过了FPGA,这样就要看在FPGA中是如何处理的,如果分频时将正弦波转换成了方波,就不存在这样的问题了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-20 02:19 , Processed in 0.125000 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表