|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
如图1所示,这是一个输入到IC的电路。该IC工作电压为3.3V,工作电流11.5毫安
6 ~ K5 [& ?# Q6 x& H# v0 N
# c8 M3 y" R7 c7 LR5应该是起下拉作用,也可以说是并联分流(不知道表述是否正确),那么R4的作用是什么呢?避免杂讯影响电源?如果是,为什么取值为100欧姆?7 x. L# P5 g% E3 X3 m/ w) `
# y& R# b3 W4 M8 z V; d c0 G
9 l- e( c, s% F) @. u6 B
, E$ E; R. ]4 F* O; \9 d! [, s再如图2,这是一个cpld(工作电压3.3V、输出电流20ma~30ma)的输出,经100欧电阻后,去驱动另一个模块(该模块对电流没有明确要求,电压要求为5V)。CPLD在综合的时候把该管脚设置成LVTTL了。为什么是100欧呢?小弟觉得好像不合理,但实际上它是能正常工作的...理解不通~! \% ^8 k7 e4 _% h5 { y* T
0 s7 w3 V* D8 e; S4 I! H
0 C; U- L/ R. q( V @欢迎大家拍砖! |
-
1.jpg
(14.14 KB, 下载次数: 3)
-
2.jpg
(14.19 KB, 下载次数: 4)
|