|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
如图1所示,这是一个输入到IC的电路。该IC工作电压为3.3V,工作电流11.5毫安" x- }- C! e i& G
. j1 T- l i6 `2 \8 h
R5应该是起下拉作用,也可以说是并联分流(不知道表述是否正确),那么R4的作用是什么呢?避免杂讯影响电源?如果是,为什么取值为100欧姆?8 r& u+ g; [, Z0 q/ @, t
# ^: x; D1 I* j" b# a5 {
) v; v3 L5 A& o. J
G. L. f6 K4 \3 }7 C) j再如图2,这是一个cpld(工作电压3.3V、输出电流20ma~30ma)的输出,经100欧电阻后,去驱动另一个模块(该模块对电流没有明确要求,电压要求为5V)。CPLD在综合的时候把该管脚设置成LVTTL了。为什么是100欧呢?小弟觉得好像不合理,但实际上它是能正常工作的...理解不通~3 e: Q+ g r) x" h; ~3 v Y
$ d7 P) z' _9 \+ `1 M. {3 b6 P: D
. [2 F$ }* @; g" n
欢迎大家拍砖! |
-
1.jpg
(14.14 KB, 下载次数: 0)
-
2.jpg
(14.19 KB, 下载次数: 1)
|