|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 這侽孓譙悴丶 于 2021-3-5 17:05 编辑 / P9 [0 S+ \" X! s' M
! k4 A X7 G$ y4 n- F% ?! d作为allegro专业layout的我们,由于设计软件的限制,有时候客户提供的原理图可能是AD或Power Logic绘制的,而AD或Power Logic的原理图转成orcad原理图后可能存在丢失网络或器件的风险,无法直接用来输出网表导入Allegro设计,如果对转换后的原理图进行修正得整个原理图从头到尾彻底检查一遍,这个工作量以及存在的风险对于我们layout工程师和硬件工程师来说可能都不太现实,如果能将AD或Power Logic原理图产生的网表转成Allegro格式的网表,那就能导入Allegro里面设计了,就不需要转换原理图了,省事又省时,这是最为简单方便又靠谱的方法了。 e: O+ L w8 c6 {# N
* M7 {+ t8 |. d6 t
/ \+ w- j( ]1 X8 J
# Y# @8 z; ~* ^ @; B# \0 Q: C, b1 Z* p3 ^6 e) y
/ w0 V: T1 l* J9 `( D
( Y6 k! f9 p* p$ I' f o7 s
. {5 C! o- @" X# Y2 g2 I: \ Y- v
5 e2 W$ }1 ?- @ D
7 G* m" d3 N. G5 w1 n( l
' n, ~, [( q% y& k* c H0 Q& [+ W
: K- C" a- p5 o+ M. ]. T8 h$ |$ [& H) t% n: f% h) k; w& s) q
9 n) |" u' \" n. ]! I+ b, L1 [
1 l, L* |) E, W% m3 S: M$ ~) p; V# b& o. c1 J$ W
; p. u- [5 R \7 _6 e: \9 W) V7 W1 H. \
" D5 z [( E( u/ G
( `( ?! J& J% h: t& E) y3 |7 U3 e% v! ?) d' f% ^6 b0 G
1 Q7 g) Y# i& y7 F1 }' a$ r |
评分
-
查看全部评分
|